在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線(xiàn)課程
  • 觀(guān)看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何在Vitis加速設(shè)計(jì)中為Kernel創(chuàng)建面積約束

鄧長(zhǎng)生 ? 來(lái)源:鄧長(zhǎng)生 ? 作者:鄧長(zhǎng)生 ? 2022-08-02 09:38 ? 次閱讀

Alveo系列開(kāi)發(fā)板上的平臺(tái)其實(shí)是一個(gè)DFX設(shè)計(jì)的靜態(tài)部分,在Vitis 統(tǒng)一軟件平臺(tái)中使用Alveo系列開(kāi)發(fā)板設(shè)計(jì)加速Kernel, 最終這些Kernel的邏輯會(huì)在分布在DFX設(shè)計(jì)的動(dòng)態(tài)區(qū)域。

本篇將介紹如何為Kernel的邏輯做floorplan(畫(huà)Pblock),人為控制Kernel邏輯的布局。

我們以經(jīng)典Example design“Vector Addition” 為例:

1. 打開(kāi)Vitis 2020.2,創(chuàng)建新的 Application Project

File -> New -> Application project

2. 選擇xilinx_u200_qdma_201910_1平臺(tái) (本篇討論的方法不局限于某個(gè)具體平臺(tái))

3. 選擇打開(kāi)Example Design "Vector Addition"

4. 對(duì)Hardware Flow 在Link階段設(shè)置 "-R2",然后Build

此處report level 選擇-R2:VPL(Vitis Platform link) 過(guò)程輸出更多中間文件, 后續(xù)我們會(huì)用到畫(huà)Kernel Pblock所需要的opt.dcp

pYYBAGGYHrqAfItSAADnwMZ_bJo435.png

5. 不用等到生成xclbin文件,VPL完成opt_design步驟之后我們就能看到XX_opt.dcp 文件.

XX_opt .dcp 所在目錄及文件名:

vitis_pblock_u200/vadd_test_system_hw_link/Hardware/binary_container_1.build/link/vivado/vpl/prj/prj.runs/impl_1 

pfm_top_wrapper_opt.dcp

6. 把這個(gè)XX_opt.dcp拷貝到另外的目錄,并用Vivado打開(kāi)這個(gè)dcp 文件

pYYBAGGYHruAbYjgAABXk7VZLSg742.png

7. 查看已有的Pblock。主菜單 Window -> Physical Constraints

poYBAGGYHryAQmyOAAChXbBCUpw194.png


在這個(gè)視圖可以看到平臺(tái)已經(jīng)為動(dòng)態(tài)區(qū)域在各個(gè)SLR中設(shè)置了相應(yīng)的Pblock, 而且需要注意的是,設(shè)計(jì)中已有的Pblock是有層級(jí)關(guān)系的

例如:pblock_dynamic_region 包含三個(gè)下級(jí)pblock:

pblock_dynamic_SLR0,

pblock_dynamic_SLR1,

pblock_dynamic_SLR2,

提醒:不同平臺(tái)SLR的數(shù)目也可能是不同的. 不同平臺(tái)中自帶pblock的名字有差異是正常的. 需要用戶(hù)自己觀(guān)察.

為Kernel模塊生成的Pblock應(yīng)該是pblock_dynamic_SLR0 這一級(jí)Pblock 的子模塊, 工具支持把同一個(gè)Kernel的不同部分放置到多個(gè)SLR中,用戶(hù)需要保證跨SLR路徑的時(shí)序.

8. 為Kernel模塊畫(huà)Pblock

在這里嘗試把Kernel 放置在pblock_dynamic_SLR0所屬的中心區(qū)域

. 在Vivado的Netlist View中選中Kernel 模塊

例子中的模塊名是 pfm_top_i/dynamic_region/krnl_vadd_1

. 可以在Cells properties 窗口看到這個(gè)模塊當(dāng)前所屬的Pblock是pblock_dynamic_region

poYBAGGYHr6AIziMAACysjYj0-M030.png

. 點(diǎn)擊Device 視圖中的"Draw Pblock" 按鈕, 在Device視圖上原有pblock_dynamic_SLR0的范圍內(nèi)畫(huà)一個(gè)方框,新畫(huà)的Pblock所覆蓋面積要被原Pblock完全包含. 畫(huà)完之后還可以選中Pblock微調(diào)Pblock的邊界,同時(shí)為了不影響原來(lái)Pblock的結(jié)構(gòu),在TCL CONSOLE中用以下命令把新Pblock的Parent Pblock設(shè)置成pblock_dynamic_SLR0:

set_property PARENT pblock_dynamic_SLR0 [get_pblocks pblock_krnl_vadd_1]

. 再看Kernel 模塊的Pblock屬性,已經(jīng)變?yōu)閜block_krnl_vadd_1

poYBAGGYHr-AHfvDAADrNWsvQGQ739.png

在TCL CONSOLE中會(huì)打印出了畫(huà)pblock相應(yīng)的約束,我們可以將這些約束拷貝到一個(gè)新的tcl文件中保存.

(在這里保存到kernel_pblock.tcl)

pYYBAGGYHsCARyabAAAxDcQd3OM287.png

看下更新的Pblock結(jié)構(gòu),新生成的pblock_krnl_vadd_1 是pblock_dynamic_SLR0的Child Pblock

poYBAGGYHsGAOkNOAACQ0GpIHoc098.png

繼續(xù)在TCL CONSOLE執(zhí)行 place_design 命令完成布局

理論上這一步可以跳過(guò),如果你確信你畫(huà)的Pblock沒(méi)有問(wèn)題的話(huà)。

完成place_design之后,可以觀(guān)察一下Kernel 的資源在Device 上的實(shí)際分布情況

pYYBAGGYHsKAVCzaAADZaA1Fa9I356.png

可以看到Kernel的邏輯全部都分布在剛才所畫(huà)的Pblock 區(qū)域內(nèi)

poYBAGGYHsSAGaCAAAGp_Tb6WxI859.png

pYYBAGGYHsWAZntAAAMwSamYIG4356.png

9. 在Vitis的link階段做以下設(shè)置,使之前保存的畫(huà)Pblock的命令在VPL(Vitis Platform link) 的place_design步驟執(zhí)行之前生效

--vivado.prop run.impl_1.STEPS.PLACE_DESIGN.TCL.PRE=XX/kernel_pblock.tcl

pYYBAGGYHseAJnhHAADl-uS05aY930.png

10. 重新build Vitis 的Hardware flow, 之前加入的命令就會(huì)生效。

總結(jié): 這就是一個(gè)簡(jiǎn)單的為Kernel邏輯創(chuàng)建面積約束(Pblock)的過(guò)程, 實(shí)際用戶(hù)也可以為Kernel的子模塊創(chuàng)建Pblock,這方面工具沒(méi)有限制。


審核編輯:劉清

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀(guān)點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 開(kāi)發(fā)板
    +關(guān)注

    關(guān)注

    25

    文章

    5377

    瀏覽量

    100627
  • Kernel
    +關(guān)注

    關(guān)注

    0

    文章

    48

    瀏覽量

    11489
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    一文詳解Vivado時(shí)序約束

    Vivado的時(shí)序約束是保存在xdc文件,添加或創(chuàng)建設(shè)計(jì)的工程源文件后,需要創(chuàng)建xdc文件設(shè)置時(shí)序約束。時(shí)序
    的頭像 發(fā)表于 03-24 09:44 ?1430次閱讀
    一文詳解Vivado時(shí)序<b class='flag-5'>約束</b>

    使用AMD Vitis進(jìn)行嵌入式設(shè)計(jì)開(kāi)發(fā)用戶(hù)指南

    Zynq MPSoC 和 AMD Alveo 數(shù)據(jù)中心加速器卡)目標(biāo)的異構(gòu)嵌入式應(yīng)用。 Vitis 工具包括: C++ 編譯器、庫(kù)和本征函數(shù),適用于 AI 引擎和可編程邏輯( PL ) 適用于 Arm
    的頭像 發(fā)表于 01-08 09:33 ?1130次閱讀
    使用AMD <b class='flag-5'>Vitis</b>進(jìn)行嵌入式設(shè)計(jì)開(kāi)發(fā)用戶(hù)指南

    時(shí)序約束一主時(shí)鐘與生成時(shí)鐘

    的輸出,對(duì)于Ultrascale和Ultrascale+系列的器件,定時(shí)器會(huì)自動(dòng)地接入到GT的輸出。 1.2 約束設(shè)置格式 主時(shí)鐘約束使用命令create_clock進(jìn)行創(chuàng)建,進(jìn)入Timing
    的頭像 發(fā)表于 11-29 11:03 ?1049次閱讀
    時(shí)序<b class='flag-5'>約束</b>一主時(shí)鐘與生成時(shí)鐘

    AMD Vitis Unified Software Platform 2024.2發(fā)布

    近日,全新 AMD Vitis Unified Software Platform 2024.2 版本推出。
    的頭像 發(fā)表于 11-27 15:47 ?561次閱讀

    何在TMS320C6727 DSP上創(chuàng)建基于延遲的音頻效果

    電子發(fā)燒友網(wǎng)站提供《如何在TMS320C6727 DSP上創(chuàng)建基于延遲的音頻效果.pdf》資料免費(fèi)下載
    發(fā)表于 10-16 10:35 ?0次下載
    如<b class='flag-5'>何在</b>TMS320C6727 DSP上<b class='flag-5'>創(chuàng)建</b>基于延遲的音頻效果

    深度解析FPGA的時(shí)序約束

    建立時(shí)間和保持時(shí)間是FPGA時(shí)序約束兩個(gè)最基本的概念,同樣在芯片電路時(shí)序分析也存在。
    的頭像 發(fā)表于 08-06 11:40 ?1128次閱讀
    深度解析FPGA<b class='flag-5'>中</b>的時(shí)序<b class='flag-5'>約束</b>

    何在SQL創(chuàng)建觸發(fā)器

    的業(yè)務(wù)邏輯,以及執(zhí)行審計(jì)和記錄更改歷史等功能。下面,我將詳細(xì)解釋如何在SQL創(chuàng)建觸發(fā)器,并附帶示例代碼。
    的頭像 發(fā)表于 07-18 16:01 ?2695次閱讀

    何在Draftsman創(chuàng)建PCB制造圖紙

    在制作PCB的過(guò)程,繪制面板制造圖紙是不可或缺的一步。單個(gè)PCB的制造圖紙只顯示單個(gè)PCB的鉆孔和板特征,但這些需要合并到整個(gè)面板的一張圖紙。根據(jù)不同公司或制造商的具體需求,一些設(shè)計(jì)團(tuán)隊(duì)需要接手創(chuàng)建面板圖紙,包括指定拆板方法
    的頭像 發(fā)表于 07-16 09:30 ?805次閱讀
    如<b class='flag-5'>何在</b>Draftsman<b class='flag-5'>中</b><b class='flag-5'>創(chuàng)建</b>PCB制造圖紙

    何在引腳映射器文件添加TC322?

    我想在AURIX Development Studio TC322 創(chuàng)建一個(gè)引腳映射文檔。 遺憾的是,我只能在那里找到 TC33X 及更高版本。 如何在這里添加所需的控制器?
    發(fā)表于 07-04 07:01

    linux kernel通過(guò)修改鏈接腳本lds文件,如何在esp32的linker.lf文件實(shí)現(xiàn)?

    linux kernel通過(guò)修改鏈接腳本lds文件實(shí)現(xiàn),請(qǐng)問(wèn)如何在esp32的linker.lf文件實(shí)現(xiàn)? linux kernel實(shí)現(xiàn)過(guò)程: 鏈接腳本: . = ALIGN(4
    發(fā)表于 06-26 06:19

    AMD Vitis?設(shè)計(jì)工具的Libraries新功能介紹

    AMD Vitis? 2023.2 設(shè)計(jì)工具是 Vitis 設(shè)計(jì)工具變化較大的一個(gè)版本,設(shè)計(jì)流程和界面都發(fā)生了變化。
    的頭像 發(fā)表于 05-29 09:50 ?827次閱讀
    AMD <b class='flag-5'>Vitis</b>?設(shè)計(jì)工具<b class='flag-5'>中</b>的Libraries新功能介紹

    stm32f072如何在keil里面創(chuàng)建寄存器函數(shù)的工程而非庫(kù)函數(shù)?

    stm32f072如何在keil里面創(chuàng)建 寄存器函數(shù)的工程而非庫(kù)函數(shù)?
    發(fā)表于 05-17 07:21

    在Windows 10上創(chuàng)建并運(yùn)行AMD Vitis?視覺(jué)庫(kù)示例

    本篇文章將演示創(chuàng)建一個(gè)使用 AMD Vitis? 視覺(jué)庫(kù)的 Vitis HLS 組件的全過(guò)程。此處使用的是 Vitis Unified IDE。如果您使用的是舊版 AMD
    的頭像 發(fā)表于 05-08 14:02 ?1071次閱讀
    在Windows 10上<b class='flag-5'>創(chuàng)建</b>并運(yùn)行AMD <b class='flag-5'>Vitis</b>?視覺(jué)庫(kù)示例

    時(shí)序約束實(shí)操

    添加約束的目的是為了告訴FPGA你的設(shè)計(jì)指標(biāo)及運(yùn)行情況。在上面的生成約束之后,在Result àxx.sdc中提供約束參考(請(qǐng)注意該文件不能直接添加到工程,需要熱復(fù)制到別的指定目錄或
    的頭像 發(fā)表于 04-28 18:36 ?2664次閱讀
    時(shí)序<b class='flag-5'>約束</b>實(shí)操

    Xilinx FPGA的約束設(shè)置基礎(chǔ)

    LOC約束是FPGA設(shè)計(jì)中最基本的布局約束和綜合約束,能夠定義基本設(shè)計(jì)單元在FPGA芯片中的位置,可實(shí)現(xiàn)絕對(duì)定位、范圍定位以及區(qū)域定位。
    發(fā)表于 04-26 17:05 ?1686次閱讀
    Xilinx FPGA的<b class='flag-5'>約束</b>設(shè)置基礎(chǔ)
    主站蜘蛛池模板: 欧美18性欧美黑吊 | 免费高清视频在线观看 | 超级乱淫小黄文小说 | 色天使色护士 在线视频观看 | 欧美人成网站免费大全 | 午夜欧美性视频在线播放 | 激情福利视频 | 中文字幕在线看视频一区二区三区 | 欧美精品xx | 国产精品丝袜 | 夜夜操天天干 | 曰本aaaaa毛片午夜网站 | 午夜看片在线观看 | 天天拍夜夜操 | 亚洲黄色天堂 | 丁香六月婷婷精品免费观看 | 五月婷婷综合在线 | 失禁h啪肉尿出来高h男男 | 午夜资源网 | 亚洲影视久久 | 色天使美国 | 欧美三级黄 | bt种子磁力天堂torrent | 婷婷视频网站 | 免费的两性视频网站 | 国产精品毛片在线大全 | 久久天天躁狠狠躁夜夜爽 | 中国胖女人一级毛片aaaaa | 国产精品午夜免费观看网站 | 亚洲国产高清人在线 | 中文天堂最新版www官网在线 | 亚洲激情a | 国产亚洲综合色就色 | 男女爱爱爽爽福利免费视频 | 久久美女视频 | 亚洲三级在线免费观看 | 8090yy理论三级在线观看 | 加勒比在线视频 | 寡妇影院首页亚洲图片 | 午夜性a一级毛片 | 黄色免费网站在线观看 |