DDR3 地址線
DDR3為減少地址線,把地址線分為行地址線和列地址線,在硬件上是同一組地址線;地址線和列地址線是分時(shí)復(fù)用的,即地址要分兩次送出,先送出行地址,再送出列地址。
一般來(lái)說(shuō)列地址線是10位,及A0...A9;行地址線數(shù)量根據(jù)內(nèi)存大小,BANK數(shù)目,數(shù)據(jù)線位寬等決定(感覺(jué)也應(yīng)該是行地址決定其他) ;
BANK
bank是存儲(chǔ)庫(kù)的意思,也就是說(shuō),一塊內(nèi)存內(nèi)部劃分出了多個(gè)存儲(chǔ)庫(kù),訪問(wèn)的時(shí)候指定存儲(chǔ)庫(kù)編號(hào),就可以訪問(wèn)指定的存儲(chǔ)庫(kù),內(nèi)存中劃分了多少個(gè)bank,要看地址線中有幾位BA地址,如果有兩位,說(shuō)明有4個(gè)bank,如果有3位,說(shuō)明有8個(gè)bank
DDR3 容量計(jì)算
下面這張圖是芯片k4t1g164qf資料中截取的;以1Gb容量的DDR2顆粒為例(其他的類(lèi)似);假設(shè)數(shù)據(jù)線位寬為16位,則看64Mb x 16這一列:
bank地址線位寬為3,及bank數(shù)目為 2^3=8;
行地址線位寬位13,及A0...A12;
列地址線位寬為10,及A0...A9;
有 2^3 * 2^13 * 2^10 = 2^26 =2^6Mb = 64Mb
再加上數(shù)據(jù)線,則容量為 64Mb x 16
-
DDR3
+關(guān)注
關(guān)注
2文章
283瀏覽量
42998 -
存儲(chǔ)
+關(guān)注
關(guān)注
13文章
4509瀏覽量
87159 -
容量計(jì)算
+關(guān)注
關(guān)注
0文章
6瀏覽量
6838
原文標(biāo)題:DDR3地址和容量計(jì)算、Bank理解
文章出處:【微信號(hào):gh_9d70b445f494,微信公眾號(hào):FPGA設(shè)計(jì)論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。
發(fā)布評(píng)論請(qǐng)先 登錄
在Vivado調(diào)用MIG產(chǎn)生DDR3的問(wèn)題解析

TPS51116 完整的DDR、DDR2、DDR3、DDR3L、LPDDR3 和 DDR4 電源解決方案同步降壓控制器數(shù)據(jù)手冊(cè)

DDR模塊的PCB設(shè)計(jì)要點(diǎn)

DDR3 SDRAM配置教程

燦芯半導(dǎo)體推出DDR3/4和LPDDR3/4 Combo IP
DDR內(nèi)存控制器的架構(gòu)解析

三大內(nèi)存原廠或?qū)⒂?025年停產(chǎn)DDR3/DDR4
調(diào)理電路的噪聲余量計(jì)算如何計(jì)算
UPS容量計(jì)算步驟和注意事項(xiàng)
DDR3、DDR4、DDR5的性能對(duì)比
如何選擇DDR內(nèi)存條 DDR3與DDR4內(nèi)存區(qū)別
分享一些關(guān)于大工業(yè)用電電費(fèi)的計(jì)算公式,看看你能不能看懂

DDR4的主要參數(shù)
DDR3寄存器和PLL數(shù)據(jù)表

評(píng)論