在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

數(shù)字全流程方案應對先進工藝設計“攔路虎”

半導體芯科技SiSC ? 來源: 半導體芯科技SiSC ? 作者: 半導體芯科技Si ? 2022-09-29 16:49 ? 次閱讀

來源:Cadence

半導體行業(yè)正在經(jīng)歷一場復興,人工智能、5G、自動駕駛、超大規(guī)模計算和工業(yè)物聯(lián)網(wǎng)等市場的強勁增長,需要芯片具備更強的算力、更多的功能、更快的數(shù)據(jù)傳輸速度,且更加智能,這一趨勢永無止境。但面對當前動輒數(shù)百億顆晶體管的芯片規(guī)模,設計芯片面臨的挑戰(zhàn)正變得更加巨大且不可預測。其中,又以電源完整性(Power Integrity, PI)和信號完整性(Signal Integrity, SI)最具代表性。

日前,專注于人工智能領域云端算力的燧原科技(Enflame)就宣布采納Cadence Tempus電源完整性解決方案,用于開發(fā)面向數(shù)據(jù)中心的先進節(jié)點人工智能(AI)芯片。公開數(shù)據(jù)顯示,Tempus電源完整性解決方案助力燧原科技在不影響簽核質(zhì)量的前提下降低IR壓降的設計裕度,對比傳統(tǒng)基于矢量的IR感知靜態(tài)時序分析(STA),敏感器件傳播路徑分析覆蓋率提高40%。

Tempus(圖片:Cadence)

IR壓降引發(fā)的“雪崩效應”

“先進節(jié)點環(huán)境下,IR壓降對時序分析有很大影響?!膘菰萍夹酒呒壙偙O(jiān)柴菁表示,為了確保AI芯片設計達到最高的可靠性,設計人員不但需要精確的進行IR壓降分析,還需要設計工具能夠自動檢測并修復IR壓降問題,實現(xiàn)更快的開發(fā)時間和PPA獲益,避免流片前的失效。

IR壓降分析是一項關鍵的簽核技術(shù),這是毋庸置疑的。但有意思的是,在傳統(tǒng)的設計流程或是成熟工藝里,供電完整性問題其實并沒有得到如此之高的重視。通常情況下,設計人員會在整個設計流程的收尾階段進行供電完整性驗證,如果出現(xiàn)了較大的IR壓降問題再著手進行修復。

但在先進節(jié)點和日趨復雜的芯片架構(gòu)環(huán)境下,一方面,如果布線的供電電壓出現(xiàn)明顯降低,將導致與之相連的邏輯單元性能下降,并由此引發(fā)“雪崩效應”,導致整個模塊性能下降。另一方面,由于熱密度在逐漸變大,導致局部IR壓降的不確定性也在變大,如果仍然在流程末尾才進行供電完整性分析,出現(xiàn)芯片設計無法修復的現(xiàn)象將成為大概率事件。

除此之外,面對一些針對高性能項目,設計師還要關注局部關鍵路徑的時序狀況,這和傳統(tǒng)時序分析中的全局時序分析又有所不同。因為即便將整體供電電壓降低10%(相比之下,IR壓降通常以5%為臨界點),也很難尋找出那些因IR壓降問題而讓時序變得敏感的路徑,而這些恰恰是影響一顆高性能芯片能否達到設計目標的關鍵所在。

如果再具體到數(shù)字設計和簽核工具上,以Cadence為例,針對信號完整性問題,Cadence推出了Tempus時序分析工具;針對供電完整性問題,Voltus功耗分析工具可以勝任。在先進工藝設計中,兩個分析工具之間的反復切換看似沒有什么問題,但實際上,由于兩者是分別進行計算和修復,常常會導致出現(xiàn)“按下葫蘆起了瓢”的現(xiàn)象,很難同時兼顧時序和供電問題,導致反復修改,浪費時間。

雙引擎找到電壓降的最優(yōu)路徑

于是,在2019年11月,Cadence發(fā)布了Tempus電源完整性解決方案,這是業(yè)界率先推出的靜態(tài)時序/信號完整性和電源完整性分析工具,幫助工程師在7nm及更小節(jié)點創(chuàng)建可靠設計。

Tempus電源完整性解決方案集成了業(yè)界廣泛使用的Cadence Tempus時序簽核解決方案與Voltus IC電源完整性解決方案,為簽核流程提供了實時電壓降協(xié)同仿真。使用這款工具,用戶可以在不犧牲簽核質(zhì)量的前提下大幅降低IR壓降設計余量,優(yōu)化功耗和面積,減少工程量并加快設計收斂。早期使用案例表明,Tempus電源完整性解決方案可以正確識別IR壓降錯誤,在流片前預防出現(xiàn)硅片故障,并將硅片最大頻率提高10%。

該工具的其他主要優(yōu)勢還包括:

降低IR壓降設計余量,優(yōu)化功耗和面積;

用專有的無激勵算法識別電壓敏感路徑:將靈敏度分析與通過機器學習(ML)技術(shù)開發(fā)的專有算法相結(jié)合,有效識別最有可能受到IR壓降影響的關鍵路徑。Tempus電源完整性解決方案可以高效提高IR壓降分析覆蓋范圍,無需額外且耗時的外部激勵輸入;

智能激勵生成和IR壓降時序影響的直接計算減少了對更大安全余量的需求,從而優(yōu)化功耗和面積;

全面的簽核覆蓋:自動創(chuàng)建激勵以實現(xiàn)完全覆蓋,同時搜索電壓敏感路徑上的潛在故障,從而提高簽核IR壓降分析的可靠性;

查找并修復潛在的IR壓降故障:電壓敏感高風險故障場景的預知性能夠幫助設計人員在設計早期發(fā)現(xiàn)潛在問題并自動修復。

在隨后的2020年3月,Cadence又發(fā)布已經(jīng)過數(shù)百次先進工藝節(jié)點成功流片驗證的新版Cadence數(shù)字全流程,支持機器學習(ML)功能的統(tǒng)一布局布線和物理優(yōu)化引擎等多項業(yè)界首創(chuàng)技術(shù),吞吐量最高提升3倍,PPA最高提升20%。細化到優(yōu)化簽核收斂方面,數(shù)字全流程采用統(tǒng)一的設計實現(xiàn),時序簽核及電壓降簽核引擎,通過所有物理,時序和可靠性目標設計的同時收斂來增強簽核性能,幫助用戶降低設計裕度,減少迭代。

而為了更好的推進RTL-to-GDS全流程自動優(yōu)化,提高整個設計團隊的工作效率,尤其是解決初學者在設計工作中遇到的巨大挑戰(zhàn)。2021年7月,Cadence在自身廣泛數(shù)字解決方案中增加了首款基于機器學習的設計工具Cerebrus,與Genus Synthesis Solution綜合解決方案、Innovus Implementation System設計實現(xiàn)系統(tǒng)、Tempus Timing Signoff Solution時序簽核解決方案中的數(shù)十步流程實現(xiàn)無縫對接,實現(xiàn)了更快的流程優(yōu)化。

結(jié)語:

選擇7nm及以下的先進設計,都是為了最求更高的頻率、更低的功耗或更小的面積。為了在不超出功耗限制或妥協(xié)電源完整性的前提下達到高頻率需求,電氣和物理簽核收斂必須足夠精確。

因此,在過去幾年里,從Genus綜合解決方案提供的RTL綜合平臺,到面向先進節(jié)點設計的Innovus設計實現(xiàn)平臺,再到流程下游的電氣簽核技術(shù)(包括Tempus時序簽核解決方案的靜態(tài)時序分析功能、面向電源及IR壓降簽核的Voltus IC定制化電源完整性解決方案)和Pegasus驗證系統(tǒng),Cadence對由設計實現(xiàn)和簽核技術(shù)組成的數(shù)字全流程進行了全面的重新開發(fā),以應對先進節(jié)點設計帶來的挑戰(zhàn)。目前,Cadence數(shù)字全流程在所有先進FinFET節(jié)點被廣泛采納,7nm及以下節(jié)點已成功流片200+。

關于Cadence:

Cadence在計算軟件領域擁有超過30年的專業(yè)經(jīng)驗,是電子系統(tǒng)設計產(chǎn)業(yè)的關鍵領導者?;?a target="_blank">公司的智能系統(tǒng)設計戰(zhàn)略,Cadence致力于提供軟件、硬件和IP產(chǎn)品,助力電子設計概念成為現(xiàn)實。Cadence的客戶遍布全球,皆為最具創(chuàng)新能力的企業(yè),他們向超大規(guī)模計算、5G通訊、汽車、移動、航空、消費電子、工業(yè)和醫(yī)療等最具活力的應用市場交付從芯片、電路板到完整系統(tǒng)的卓越產(chǎn)品。Cadence已連續(xù)八年名列美國財富雜志評選的100家最適合工作的公司。

審核編輯 黃昊宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 半導體
    +關注

    關注

    334

    文章

    27731

    瀏覽量

    222760
  • IR壓降
    +關注

    關注

    0

    文章

    5

    瀏覽量

    7510
  • AI芯片
    +關注

    關注

    17

    文章

    1908

    瀏覽量

    35222
收藏 人收藏

    評論

    相關推薦

    NX CAD軟件:數(shù)字化工作流程解決方案(CAD工作流程)

    NXCAD——數(shù)字化工作流程解決方案(CAD工作流程)使用西門子領先的產(chǎn)品設計軟件NXCAD加速執(zhí)行基于工作流程的解決方案。我們在了解行業(yè)需
    的頭像 發(fā)表于 02-06 18:15 ?25次閱讀
    NX CAD軟件:<b class='flag-5'>數(shù)字化工作流程</b>解決<b class='flag-5'>方案</b>(CAD工作<b class='flag-5'>流程</b>)

    MOSFET晶體管的工藝制造流程

    本文通過圖文并茂的方式生動展示了MOSFET晶體管的工藝制造流程,并闡述了芯片的制造原理。 ? MOSFET的工藝流程 芯片制造工藝流程包括光刻、刻蝕、擴散、薄膜、離子注入、化學機械研
    的頭像 發(fā)表于 11-24 09:13 ?1905次閱讀
    MOSFET晶體管的<b class='flag-5'>工藝</b>制造<b class='flag-5'>流程</b>

    中科曙光打造流程鏈條綠色低碳產(chǎn)品和解決方案

    在全球氣候變局之下,節(jié)能降碳成為社會共識。中科曙光作為核心信息基礎設施領軍企業(yè),依托先進技術(shù),以最優(yōu)解思維,打造流程、鏈條綠色低碳產(chǎn)品和解決方案
    的頭像 發(fā)表于 11-05 10:43 ?530次閱讀

    康謀分享 | 數(shù)據(jù)隱私和匿名化:PIPL與GDPR下,如何確保數(shù)據(jù)合規(guī)?(二)

    自動駕駛技術(shù)飛速發(fā)展,但數(shù)據(jù)隱私安全成攔路虎?別擔心,本文帶您深入剖析PIPL與GDPR在數(shù)據(jù)處理行為及基礎合法性方面的異同之處,幫助您準確把握法規(guī)要求,從而利用匿名化處理工具有效應對跨境數(shù)據(jù)傳輸?shù)忍魬?zhàn)!
    的頭像 發(fā)表于 10-30 09:30 ?1172次閱讀
    康謀分享 | 數(shù)據(jù)隱私和匿名化:PIPL與GDPR下,如何確保數(shù)據(jù)合規(guī)?(二)

    【「數(shù)字IC設計入門」閱讀體驗】+ 數(shù)字IC設計流程

    :將芯片設計結(jié)果交出去進行生產(chǎn)制造。 上述這些只是芯片設計過程中的主要節(jié)點,細節(jié)還有很多,如果驗證測試中不通過,就需要從數(shù)字前端設計開始找原因,之后再經(jīng)歷一次流程測試,可見IC設計流程
    發(fā)表于 09-25 15:51

    PCBA加工流程解析:電子制造的關鍵環(huán)節(jié)

    成成品產(chǎn)品的重要任務。本文將詳細介紹PCBA加工的流程,從設計到成品,逐步解析每個環(huán)節(jié)的工藝和關鍵步驟。 PCBA加工電子制造的關鍵環(huán)節(jié)流程
    的頭像 發(fā)表于 09-18 09:51 ?744次閱讀

    TAS3251工藝流程

    電子發(fā)燒友網(wǎng)站提供《TAS3251工藝流程.pdf》資料免費下載
    發(fā)表于 09-14 10:21 ?0次下載
    TAS3251<b class='flag-5'>工藝流程</b>

    PCB與PCBA工藝復雜度的量化評估與應對措施

    一站式PCBA智造廠家今天為大家講講PCBA工藝復雜嗎?PCBA工藝的復雜性應對PCBA工藝復雜性的措施。在電子制造領域,PCBA工藝是至關
    的頭像 發(fā)表于 09-13 09:21 ?481次閱讀

    簡述連接器的工藝流程

    連接器的工藝流程是一個復雜而精細的過程,涉及多個環(huán)節(jié),包括材料準備、成型、加工、電鍍、注塑、組裝、測試以及包裝等。以下是對連接器工藝流程的詳細解析,旨在全面覆蓋各個關鍵步驟。
    的頭像 發(fā)表于 09-02 11:00 ?2205次閱讀

    捷豹路加大投資應對電動汽車轉(zhuǎn)型放緩

    據(jù)彭博社8月1日報道,豪華SUV制造商捷豹路(Jaguar Land Rover)正計劃投入高達30億英鎊(約合278.43億元人民幣)的資金進行戰(zhàn)略調(diào)整,以應對全球電動汽車轉(zhuǎn)型速度放緩的現(xiàn)狀。這一舉措不僅顯示了捷豹路對市場
    的頭像 發(fā)表于 08-02 15:42 ?1119次閱讀

    7月11日云技術(shù)研討會 | 車載信息安全流程實施方案

    7月11日,經(jīng)緯恒潤《車載信息安全流程實施方案》云技術(shù)研討會,與您相聚云端,不見不散!
    的頭像 發(fā)表于 07-04 15:20 ?321次閱讀
    7月11日云技術(shù)研討會 | 車載信息安全<b class='flag-5'>全</b><b class='flag-5'>流程</b>實施<b class='flag-5'>方案</b>

    芯華章為產(chǎn)業(yè)提供覆蓋RISC-V流程的驗證方案

    、香港城市大學、鵬城實驗室等30余家企業(yè)和科研院所,一同擔任先進開放計算專業(yè)委員會首批理事單位,為產(chǎn)業(yè)提供覆蓋RISC-V流程的驗證方案
    的頭像 發(fā)表于 06-20 09:39 ?540次閱讀

    異種材料焊接的八大“攔路虎”,你了解多少?

    異種材料焊接是指兩種或兩種以上的不同材料(指化學成分、金相組織及性能等不同)在一定工藝條件下進行焊接加工的過程。在異種材料的焊接中,最常見的是異種鋼焊接,其次是異種有色金屬焊接和鋼與有色金屬的焊接
    的頭像 發(fā)表于 06-17 09:58 ?849次閱讀
    異種材料焊接的八大“<b class='flag-5'>攔路虎</b>”,你了解多少?

    新思科技面向臺積公司先進工藝加速下一代芯片創(chuàng)新

    套件賦能可投產(chǎn)的數(shù)字和模擬設計流程能夠針對臺積公司N3/N3P和N2工藝,助力實現(xiàn)芯片設計成功,并加速模擬設計遷移。 新思科技物理驗證解決方案已獲得臺積公司N3P和N2
    發(fā)表于 05-11 11:03 ?458次閱讀
    新思科技面向臺積公司<b class='flag-5'>先進</b><b class='flag-5'>工藝</b>加速下一代芯片創(chuàng)新

    文生視頻,硬件成本是最大攔路虎

    ? 電子發(fā)燒友網(wǎng)報道(文/周凱揚)自文本與圖片類的AIGC爆火以來,幾乎所有互聯(lián)網(wǎng)公司和應用開發(fā)商都在跟進。然而近期隨著Sora的爆火,決定開發(fā)同類應用的廠商卻少之又少,這就不得不談到硬件成本的問題,畢竟一個能夠?qū)崿F(xiàn)文生視頻的應用,服務器成本要遠遠高于GPT類應用。 ? 從文生視頻模型的配置談硬件成本 ? 對于目前市面上的一些文生視頻模型而言,其配置往往決定了體驗的好壞。就拿Runway的Gen-2模型來說,其最大的特點在于可以生成4K級別
    的頭像 發(fā)表于 02-26 09:13 ?3887次閱讀
    主站蜘蛛池模板: 色天天综合久久久久综合片 | 夜夜爽一区二区三区精品 | 日本欧洲亚洲一区在线观看 | 四虎永久在线精品免费影视 | 香蕉爱爱网 | 国产情侣露脸 | 国产精品三区四区 | 色噜噜狠狠狠狠色综合久 | 三级天堂| 天天爱天天插 | 白浆喷射 | 亚洲一级视频在线观看 | 亚洲人成电影院在线观看 | 免费在线观看a视频 | h小视频在线观看网 | 国产高清不卡一区二区 | 美女视频很黄很暴黄是免费的 | 亚洲网站大全 | 91色视| 男男全肉高h腐文 | 一级做a爰片久久毛片人呢 一级做a爰片久久毛片图片 | 亚洲国产精品久久久久婷婷软件 | 一区二区美女视频 | 日韩精品你懂的在线播放 | 五月天婷婷免费观看视频在线 | 日本久久久| 日本污污视频 | 天天操天天谢 | 欧美日韩中文字幕在线 | 亚洲国产毛片aaaaa无费看 | 日产精品卡二卡三卡四卡无卡乱码 | 99国产福利 | 国产一级大片在线观看 | 伊人精品在线观看 | 午夜福利国产一级毛片 | 狠狠色狠狠色综合久久一 | 特黄特色大片免费视频大全 | 免费被黄网站在观看 | 性猛交xxxx乱大交孕妇 | 久青草国产手机视频免费观看 | 岛国三级在线看 |