在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

時(shí)序分析是FPGA設(shè)計(jì)中永恒的話題

FPGA研究院 ? 來源:FPGA之家 ? 2023-03-30 10:10 ? 次閱讀

時(shí)序分析是FPGA設(shè)計(jì)中永恒的話題,也是FPGA開發(fā)人員設(shè)計(jì)進(jìn)階的必由之路。慢慢來,先介紹時(shí)序分析中的一些基本概念。

1時(shí)鐘相關(guān)

時(shí)鐘的時(shí)序特性主要分為抖動(dòng)(Jitter)、偏移(Skew)、占空比失真(Duty Cycle Distortion)3點(diǎn)。對(duì)于低速設(shè)計(jì),基本不用考慮這些特征;對(duì)于高速設(shè)計(jì),由于時(shí)鐘本身的原因造成的時(shí)序問題很普遍,因此必須關(guān)注。

fc0a1966-ce89-11ed-bfe3-dac502259ad0.jpg

2時(shí)鐘抖動(dòng) (clock jitter)

理想的時(shí)鐘信號(hào)應(yīng)該是理想的方波,但是現(xiàn)實(shí)中的時(shí)鐘的邊沿變化不可能是瞬變的,它有個(gè) 從低到高 / 從高到低 的變化過程,如圖1所示。

常見的抖動(dòng)參數(shù)有3種

周期抖動(dòng)(Period Jitter):

周期抖動(dòng)率(Period Jitter)測(cè)量時(shí)鐘輸出傳輸偏離其理想位置的最大偏離。Period Jitter代表周期差抖動(dòng)的上下邊界。

fc2e8cf6-ce89-11ed-bfe3-dac502259ad0.jpg

周期差抖動(dòng)(cycle-to-cycle Jitter):

周期差抖動(dòng)率(cycle-to-cycle jitter)是兩個(gè)相鄰周期的時(shí)間偏差。它總是小于周期抖動(dòng)(period jitter)

fc517a18-ce89-11ed-bfe3-dac502259ad0.jpg

長(zhǎng)期抖動(dòng)(Long-term Jitter):

長(zhǎng)期抖動(dòng)率如下圖(Long-Term Jitter)定義為一個(gè)時(shí)鐘沿相對(duì)于基準(zhǔn)周期時(shí)鐘沿經(jīng)過一段時(shí)間的延時(shí)之后,與其理想位置的偏離。此測(cè)量可以捕獲鎖相環(huán)低頻周期變化(緩慢的,頻率很低的)。長(zhǎng)期抖動(dòng)對(duì)圖形、串行連接通訊系統(tǒng)、打印機(jī)和任何光柵掃描操作非常重要。

fc517a18-ce89-11ed-bfe3-dac502259ad0.jpg

時(shí)鐘抖動(dòng)的原因就是噪聲。時(shí)鐘抖動(dòng)是永遠(yuǎn)存在的,當(dāng)其大到可以和時(shí)鐘周期相比擬的時(shí)候,會(huì)影響到設(shè)計(jì),這樣的抖動(dòng)是不可接受的。

3時(shí)鐘偏斜 (clock skew)

時(shí)鐘信號(hào)要提供給整個(gè)電路的時(shí)序單元,所以時(shí)鐘信號(hào)線非常長(zhǎng),并構(gòu)成分布式的RC網(wǎng)路。它的延時(shí)與時(shí)鐘線的長(zhǎng)度、時(shí)序單元的負(fù)載電容、個(gè)數(shù)有關(guān),所以產(chǎn)生所謂的時(shí)鐘偏移。時(shí)鐘偏移是指同一個(gè)時(shí)鐘信號(hào)到達(dá)兩個(gè)不同的寄存器之間的時(shí)間差值,根據(jù)差值可以分為正偏移和負(fù)偏移。

fc90a0f8-ce89-11ed-bfe3-dac502259ad0.jpg

時(shí)鐘偏移的計(jì)算公式:Tskew = Tclk2 - Tclk1

時(shí)鐘偏移是永遠(yuǎn)存在的,當(dāng)其大到一定程度會(huì)影響電路的時(shí)序。解決方法就是在FPGA的設(shè)計(jì)中讓主要的時(shí)鐘信號(hào)走全局時(shí)鐘網(wǎng)絡(luò)。該網(wǎng)絡(luò)采用全銅工藝和樹狀結(jié)構(gòu),并設(shè)計(jì)了專用時(shí)鐘緩沖和驅(qū)動(dòng)網(wǎng)絡(luò),到所有的IO單元、CLB和塊RAM的偏移非常小,可以忽略不計(jì)。

4占空比失真DCD (Duty Cycle Distortion)

即時(shí)鐘不對(duì)稱,時(shí)鐘的脈沖寬度發(fā)生了變化。DCD會(huì)吞噬大量的時(shí)序裕量,造成數(shù)字信號(hào)的失真,使過零區(qū)間偏離理想的位置。DCD通常是由信號(hào)的上升沿和下降沿之間時(shí)序不同而造成的。

5信號(hào)扇入/扇出 (fan-in/fan-out)

The number of circuits that can be fed input signals from an output device. 扇出,輸出可從輸出設(shè)備輸入信號(hào)的電路的數(shù)量。

扇出(fan-out)是定義單個(gè)邏輯門能夠驅(qū)動(dòng)的數(shù)字信號(hào)輸入最大量的術(shù)語。大多數(shù)TTL邏輯門能夠?yàn)?0個(gè)其他數(shù)字門或驅(qū)動(dòng)器提供信號(hào)。因而,一個(gè)典型的TTL邏輯門有10個(gè)扇出信號(hào)。

在一些數(shù)字系統(tǒng)中,必須有一個(gè)單一的TTL邏輯門來驅(qū)動(dòng)10個(gè)以上的其他門或驅(qū)動(dòng)器。這種情況下,被稱為緩沖器(buf)的驅(qū)動(dòng)器可以用在TTL邏輯門與它必須驅(qū)動(dòng)的多重驅(qū)動(dòng)器之間。這種類型的緩沖器有25至30個(gè)扇出信號(hào)。邏輯反向器(也被稱為非門)在大多數(shù)數(shù)字電路中能夠輔助這一功能。

模塊的扇出是指模塊的直屬下層模塊的個(gè)數(shù)。一般認(rèn)為,設(shè)計(jì)得好的系統(tǒng)平均扇出是3或4。一個(gè)模塊的扇出數(shù)過大或過小都不理想,過大比過小更嚴(yán)重。一般認(rèn)為扇出的上限不超過7。扇出過大意味著管理模塊過于復(fù)雜,需要控制和協(xié)調(diào)過多的下級(jí)。解決的辦法是適當(dāng)增加中間層次。一個(gè)模塊的扇入是指有多少個(gè)上級(jí)模塊調(diào)用它。扇人越大,表示該模塊被更多的上級(jí)模塊共享。這當(dāng)然是我們所希望的。但是不能為了獲得高扇人而不惜代價(jià),例如把彼此無關(guān)的功能湊在一起構(gòu)成一個(gè)模塊,雖然扇人數(shù)高了,但這樣的模塊內(nèi)聚程度必然低。這是我們應(yīng)避免的。

設(shè)計(jì)得好的系統(tǒng),上層模塊有較高的扇出,下層模塊有較高的扇人。其結(jié)構(gòu)圖像清真寺的塔,上面尖,中間寬,下面小。

6launch edge

時(shí)序分析起點(diǎn)(launch edge):第一級(jí)寄存器數(shù)據(jù)變化的時(shí)鐘邊沿,也是靜態(tài)時(shí)序分析的起點(diǎn)。

7latch edge

時(shí)序分析終點(diǎn)(latch edge):數(shù)據(jù)鎖存的時(shí)鐘邊沿,也是靜態(tài)時(shí)序分析的終點(diǎn)。

8Clock-to-Output Delay

數(shù)據(jù)輸出延時(shí)(Tco):這個(gè)時(shí)間指的是當(dāng)時(shí)鐘有效沿變化后,數(shù)據(jù)從輸入端到輸出端的最小時(shí)間間隔。

fcaaedbe-ce89-11ed-bfe3-dac502259ad0.jpg

9寄存器建立/保持時(shí)間 Setup/Hold Time

建立時(shí)間(setup time)是指觸發(fā)器的時(shí)鐘信號(hào)上升沿到來以前,數(shù)據(jù)穩(wěn)定不變的時(shí)間。輸入信號(hào)應(yīng)提前時(shí)鐘上升沿(如上升沿有效)T 時(shí)間到達(dá)芯片,這個(gè)T 就是建立時(shí)間Setup time。簡(jiǎn)而言之,時(shí)鐘邊沿觸發(fā)前,要求數(shù)據(jù)必須存在一段時(shí)間,這就是器件需要的建立時(shí)間。如不滿足setup time,這個(gè)數(shù)據(jù)就不能被這一時(shí)鐘打入觸發(fā)器,只有在下一個(gè)時(shí)鐘上升沿,數(shù)據(jù)才能被打入觸發(fā)器。

fcc162a6-ce89-11ed-bfe3-dac502259ad0.jpg

保持時(shí)間(hold time)是指觸發(fā)器的時(shí)鐘信號(hào)上升沿到來以后,數(shù)據(jù)穩(wěn)定不變的時(shí)間。簡(jiǎn)而言之,時(shí)鐘邊沿觸發(fā)后,數(shù)據(jù)也必須保持一段時(shí)間,以便能夠穩(wěn)定讀取,這就是器件需要的保持時(shí)間。如果hold time 不夠,數(shù)據(jù)同樣不能被打入觸發(fā)器。

如果不滿足建立和保持時(shí)間的話,那么DFF(D type flip-flop/D類型觸發(fā)器) 將不能正確地采樣到數(shù)據(jù),將會(huì)出現(xiàn)亞穩(wěn)態(tài)(metastability )的情況。如果數(shù)據(jù)信號(hào)在時(shí)鐘沿觸發(fā)前后持續(xù)的時(shí)間均超過建立和保持時(shí)間,那么超過量就分別被稱為建立時(shí)間裕量和保持時(shí)間裕量。

10Data Arrival Time

輸入數(shù)據(jù)在有效時(shí)鐘沿后到達(dá)所需要的時(shí)間。主要分為三部分:時(shí)鐘到達(dá)寄存器時(shí)間(Tclk1),寄存器輸出延時(shí)(Tco)和數(shù)據(jù)傳輸延時(shí)(Tdata)

fcd68e92-ce89-11ed-bfe3-dac502259ad0.jpg

Data Arrival Time = Launch edge + Tclk1 +Tco + Tdata

11Clock Arrival Time

時(shí)鐘從latch邊沿到達(dá)鎖存寄存器時(shí)鐘輸入端所消耗的時(shí)間為時(shí)鐘到達(dá)時(shí)間。

fcf23ad4-ce89-11ed-bfe3-dac502259ad0.jpg

Clock Arrival Time = Lacth edge + Tclk2

12建立裕量 Setup Slack

當(dāng)數(shù)據(jù)需求時(shí)間大于數(shù)據(jù)到達(dá)時(shí)間時(shí),就說時(shí)間有余量,Slack是表示設(shè)計(jì)是否滿足時(shí)序的一個(gè)稱謂。

fd125da0-ce89-11ed-bfe3-dac502259ad0.jpg

Setup slack = Data Required Time - Data Arrival Time

正的slack表示數(shù)據(jù)需求時(shí)間大于數(shù)據(jù)到達(dá)時(shí)間,滿足時(shí)序(時(shí)序的余量),負(fù)的slack表示數(shù)據(jù)需求時(shí)間小于數(shù)據(jù)到達(dá)時(shí)間,不滿足時(shí)序(時(shí)序的欠缺量)。

13Recovery/Removal Time

Recovery time is the minimum length of time an asynchronous control signal, for example, and preset, must be stable before the next active clock edge. The recovery slack time calculation is similar to the clock setup slack time calculation, but it applies asynchronous control signals.

Removal time is the minimum length of time an asynchronous control signal must be stable after the active clock edge. The TimeQuest analyzer removal time slack calculation is similar to the clock hold slack calculation, but it applies asynchronous control signals.

recovery time specifies the time the inactive edge of the asynchronous signal has to arrive before the closing edge of the clock.

Removal time specifies the length of time the active phase of the asynchronous signal has to be held after the closing edge of the clock.

也就是說Recovery / Removal time類似于Setup / Hold Time,不過是用于異步信號(hào),比如set,reset信號(hào)。他們檢查異步型號(hào)的邊沿,釋放沿必須在時(shí)鐘沿前面提前recovery time釋放,或者在時(shí)鐘沿后removal time之后釋放。注意異步復(fù)位亞穩(wěn)態(tài)問題!

14最大時(shí)鐘頻率

時(shí)鐘最小周期:系統(tǒng)時(shí)鐘能運(yùn)行的最高頻率。

(1)當(dāng)數(shù)據(jù)需求時(shí)間大于數(shù)據(jù)到達(dá)時(shí)間時(shí),時(shí)鐘具有余量;

(2)當(dāng)數(shù)據(jù)需求時(shí)間小于數(shù)據(jù)到達(dá)時(shí)間時(shí),不滿足時(shí)序要求,寄存器經(jīng)歷亞穩(wěn)態(tài)或者不能正確獲得數(shù)據(jù);

(3)當(dāng)數(shù)據(jù)需求時(shí)間等于數(shù)據(jù)到達(dá)時(shí)間時(shí),這是最小時(shí)鐘運(yùn)行頻率,剛好滿足時(shí)序。

最小時(shí)鐘周期為數(shù)據(jù)到達(dá)時(shí)間等于數(shù)據(jù)需求時(shí)間。

15時(shí)序分析

分析第9節(jié)的圖,數(shù)據(jù)傳播的路徑從上一級(jí)觸發(fā)器到下一級(jí)觸發(fā)器建立經(jīng)過的數(shù)據(jù)時(shí)延總和為:Tclk1 + Tco + Tdata + Tsetup-slack + Tsu

在兩級(jí)寄存器之間,時(shí)鐘間隔為:Tclk + Tclk2

根據(jù)建立時(shí)間要求(在下一個(gè)時(shí)鐘上升沿到來的時(shí)候,數(shù)據(jù)必須穩(wěn)定,且保持一定的時(shí)間Tsu)可以列一個(gè)不等式:數(shù)據(jù)時(shí)延 < 時(shí)鐘間隔,即

Tclk1 + Tco + Tdata + Tsetup-slack + Tsu <= Tclk + Tclk2

同理,根據(jù)保持時(shí)間要求(時(shí)鐘上升沿到來后,寄存器鎖存數(shù)據(jù)的時(shí)候,數(shù)據(jù)要保持一定的穩(wěn)定時(shí)間Th)可以列一個(gè)不等式:

Tco + Tdata <= Th

隨著系統(tǒng)時(shí)鐘 fclk 變大時(shí),Tclk變小,則要求 Tco + Tdata 也變小,當(dāng) Tco + Tdata 不滿足第一個(gè)不等式時(shí),不滿足建立時(shí)間要求;但是,Tco + Tdata 也不是越小越好,當(dāng)其太小時(shí),不滿足第二個(gè)不等式時(shí),觸發(fā)器不能正常鎖存數(shù)據(jù),即不滿足保持時(shí)間要求。從某種意義上說,Th限制了數(shù)據(jù)傳輸速率。

對(duì)于設(shè)計(jì)者來說最大的目的是提高時(shí)序的裕量,這樣即使信號(hào)完整性上出現(xiàn)一點(diǎn)問題,或者外界環(huán)境發(fā)生一定的變化,系統(tǒng)仍然能正常工作,這就是一個(gè)設(shè)計(jì)優(yōu)良的系統(tǒng)應(yīng)該體現(xiàn)出的超強(qiáng)的穩(wěn)定性。

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1631

    文章

    21806

    瀏覽量

    606612
  • 時(shí)鐘
    +關(guān)注

    關(guān)注

    11

    文章

    1749

    瀏覽量

    131885
  • 時(shí)序分析
    +關(guān)注

    關(guān)注

    2

    文章

    127

    瀏覽量

    22621

原文標(biāo)題:時(shí)序分析是FPGA設(shè)計(jì)中永恒的話題

文章出處:【微信號(hào):FPGA研究院,微信公眾號(hào):FPGA研究院】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    FPGA的IO口時(shí)序約束分析

      在高速系統(tǒng)FPGA時(shí)序約束不止包括內(nèi)部時(shí)鐘約束,還應(yīng)包括完整的IO時(shí)序約束和時(shí)序例外約束才能實(shí)現(xiàn)PCB板級(jí)的
    發(fā)表于 09-27 09:56 ?1807次閱讀

    時(shí)序分析的一些基本概念

    時(shí)序分析FPGA設(shè)計(jì)永恒的話題,也是FPGA開發(fā)
    發(fā)表于 10-21 09:28 ?2227次閱讀

    靜態(tài)時(shí)序分析在高速 FPGA設(shè)計(jì)的應(yīng)用

    介紹了采用STA (靜態(tài)時(shí)序分析)對(duì)FPGA (現(xiàn)場(chǎng)可編程門陣列)設(shè)計(jì)進(jìn)行時(shí)序驗(yàn)證的基本原理,并介紹了幾種與STA相關(guān)聯(lián)的時(shí)序約束。針對(duì)
    發(fā)表于 05-27 08:58 ?70次下載
    靜態(tài)<b class='flag-5'>時(shí)序</b><b class='flag-5'>分析</b>在高速 <b class='flag-5'>FPGA</b>設(shè)計(jì)<b class='flag-5'>中</b>的應(yīng)用

    基于時(shí)序路徑的FPGA時(shí)序分析技術(shù)研究

    基于時(shí)序路徑的FPGA時(shí)序分析技術(shù)研究_周珊
    發(fā)表于 01-03 17:41 ?2次下載

    時(shí)序分析的一些基本概念

    時(shí)序分析時(shí)FPGA設(shè)計(jì)永恒的話題,也是FPGA開發(fā)
    發(fā)表于 02-11 19:08 ?4366次閱讀
    <b class='flag-5'>時(shí)序</b><b class='flag-5'>分析</b><b class='flag-5'>中</b>的一些基本概念

    基于KNN的話題跟蹤研究_李樹平

    基于KNN的話題跟蹤研究_李樹平
    發(fā)表于 03-18 09:50 ?0次下載

    FPGA時(shí)序約束設(shè)計(jì)

    一個(gè)好的FPGA設(shè)計(jì)一定是包含兩個(gè)層面:良好的代碼風(fēng)格和合理的約束。時(shí)序約束作為FPGA設(shè)計(jì)不可或缺的一部分,已發(fā)揮著越來越重要的作用。毋庸置疑,
    發(fā)表于 11-17 07:54 ?2608次閱讀
    <b class='flag-5'>FPGA</b><b class='flag-5'>中</b>的<b class='flag-5'>時(shí)序</b>約束設(shè)計(jì)

    結(jié)合詞向量和聚類算法的話題演進(jìn)分析

    的詞向量,利用K-means對(duì)詞向量進(jìn)行聚類,從而實(shí)現(xiàn)話題關(guān)鍵詞的抽取。實(shí)驗(yàn)對(duì)比了基于PLSA和LDA主題模型下的話題抽取效果,發(fā)現(xiàn)本文的話題分析效果優(yōu)于主題模型的方法。同時(shí),采集足夠
    發(fā)表于 11-24 15:44 ?1次下載

    聊聊關(guān)于架構(gòu)的話題

     技術(shù)需要架構(gòu),芯片的架構(gòu),軟件需要架構(gòu),公司需要架構(gòu),建筑需要架構(gòu),產(chǎn)品需要架構(gòu),人也需要架構(gòu),聊聊架構(gòu)的話題
    的頭像 發(fā)表于 09-28 02:48 ?2289次閱讀

    關(guān)于怎么代碼對(duì)齊的話題

    關(guān)于代碼對(duì)齊的話題
    的頭像 發(fā)表于 03-20 14:00 ?2422次閱讀
    關(guān)于怎么代碼對(duì)齊<b class='flag-5'>的話題</b>

    正點(diǎn)原子FPGA靜態(tài)時(shí)序分析時(shí)序約束教程

    時(shí)序分析結(jié)果,并根據(jù)設(shè)計(jì)者的修復(fù)使設(shè)計(jì)完全滿足時(shí)序約束的要求。本章包括以下幾個(gè)部分: 1.1 靜態(tài)時(shí)序分析簡(jiǎn)介 1.2
    發(fā)表于 11-11 08:00 ?65次下載
    正點(diǎn)原子<b class='flag-5'>FPGA</b>靜態(tài)<b class='flag-5'>時(shí)序</b><b class='flag-5'>分析</b>與<b class='flag-5'>時(shí)序</b>約束教程

    時(shí)序分析時(shí)序約束的基本概念詳細(xì)說明

    時(shí)序分析時(shí)FPGA設(shè)計(jì)永恒的話題,也是FPGA開發(fā)
    發(fā)表于 01-08 16:57 ?28次下載
    <b class='flag-5'>時(shí)序</b><b class='flag-5'>分析</b>和<b class='flag-5'>時(shí)序</b>約束的基本概念詳細(xì)說明

    FPGAIO口的時(shí)序分析詳細(xì)說明

    在高速系統(tǒng)FPGA時(shí)序約束不止包括內(nèi)部時(shí)鐘約束,還應(yīng)包括完整的IO時(shí)序約束利序例外約束才能實(shí)現(xiàn)PCB板級(jí)的時(shí)序收斂。因此,
    發(fā)表于 01-13 17:13 ?11次下載
    <b class='flag-5'>FPGA</b><b class='flag-5'>中</b>IO口的<b class='flag-5'>時(shí)序</b><b class='flag-5'>分析</b>詳細(xì)說明

    FPGA設(shè)計(jì)時(shí)序分析的基本概念

    時(shí)序分析時(shí)FPGA設(shè)計(jì)永恒的話題,也是FPGA開發(fā)
    的頭像 發(fā)表于 03-18 11:07 ?2836次閱讀

    深度解析FPGA時(shí)序約束

    建立時(shí)間和保持時(shí)間是FPGA時(shí)序約束兩個(gè)最基本的概念,同樣在芯片電路時(shí)序分析也存在。
    的頭像 發(fā)表于 08-06 11:40 ?866次閱讀
    深度解析<b class='flag-5'>FPGA</b><b class='flag-5'>中</b>的<b class='flag-5'>時(shí)序</b>約束
    主站蜘蛛池模板: 九色视频播放 | 日本一区二区不卡视频 | 特级全黄一级毛片免费 | 日本三级视频在线观看 | 免费啪啪网 | 好爽的视频黄 | 噜噜噜色网| ww欧洲ww在线视频看ww | 美女流白浆网站 | 成人精品视频一区二区三区 | 伊人久久大香线焦在观看 | 亚洲国产午夜精品理论片的软件 | 六月婷婷综合激情 | 黄网站在线观看高清免费 | 国产精品特黄毛片 | 一区二区三区四区国产精品 | 亚洲电影在线 | 亚洲天堂视频在线观看免费 | 色www免费视频| 天天干天天操天天添 | 婷婷五月色综合香五月 | 九月丁香婷婷 | 欧美日韩高清一区 | 色综合天天操 | 亚洲高清国产一线久久 | 久久亚洲国产欧洲精品一 | 亚洲青草视频 | 国产情侣自拍小视频 | 影院在线观看免费 | 男人资源站 | 丁香花五月天婷婷 | 天天干天天插天天 | 色天天综合色天天看 | 国产亚洲小视频 | 国产在线观看黄 | 在线免费观看一级片 | 一区二区影视 | 欧美怡红院免费全视频 | 韩漫免费网站无遮挡羞羞漫画 | www.欧美成 | 一区二区不卡视频在线观看 |