今天我們要介紹的時序分析基本概念是 ILM , 全稱Interface Logic Model。是一種block的結(jié)構(gòu)模型。主要用在top level的timing/SI收斂。
ILM是一種比ETM model的timing lib更精確的模型。它將block內(nèi)的reg2reg path都刪除,僅僅保留reg2out,in2reg,in2out的interface path。因為只有這些path才需要在top level上進行opt或者balance。
因此ILM會寫出block partial的spef,block partial的verilog等文件。這樣就可以在top level上就可以看到完整的path,并包含了ILM中的內(nèi)容,這樣比使用ETM model計算timing要精準很多。
但是也有缺點,就是速度比較慢,不適合規(guī)模大的設(shè)計使用。
使用方法
Block level create ILM
createInterfaceLogic -dir des_4.ilm
createInterfaceLogic Summary
Model Reduced Instances Reduced Registers
ilm_data 4966/21744 (22%) 1607/1986 (80%)
si_data 4106/21744 (18%) 938/1986 (47%)
Top level specify ILM
setIlmMode –keepFlatten true
specifyIlm -cell des_4 -dir des_4/des_4.ilm
update_constraint_mode -name unify
-sdc_files empty.sdc \\
-ilm_sdc_files [list XX.sdc]
-
時序分析
+關(guān)注
關(guān)注
2文章
127瀏覽量
22618 -
ETM
+關(guān)注
關(guān)注
0文章
9瀏覽量
7630 -
時序分析器
+關(guān)注
關(guān)注
0文章
24瀏覽量
5295
發(fā)布評論請先 登錄
相關(guān)推薦
時序分析基本概念介紹<Operating Condition>
![<b class='flag-5'>時序</b><b class='flag-5'>分析</b><b class='flag-5'>基本概念</b><b class='flag-5'>介紹</b>&<b class='flag-5'>amp</b>;<b class='flag-5'>lt</b>;Operating Condition&<b class='flag-5'>amp</b>;<b class='flag-5'>gt</b>;](https://file1.elecfans.com/web2/M00/8B/F6/wKgZomSjinyAP4nsAAApM5q5VWA404.jpg)
時序分析基本概念介紹&lt;spice deck&gt;
![<b class='flag-5'>時序</b><b class='flag-5'>分析</b><b class='flag-5'>基本概念</b><b class='flag-5'>介紹</b>&<b class='flag-5'>amp</b>;<b class='flag-5'>lt</b>;spice deck&<b class='flag-5'>amp</b>;<b class='flag-5'>gt</b>;](https://file1.elecfans.com/web2/M00/8C/10/wKgaomSlH3-AM-EEAAF5WDjinHQ545.jpg)
時序分析基本概念介紹&lt;generate clock&gt;
![<b class='flag-5'>時序</b><b class='flag-5'>分析</b><b class='flag-5'>基本概念</b><b class='flag-5'>介紹</b>&<b class='flag-5'>amp</b>;<b class='flag-5'>lt</b>;generate clock&<b class='flag-5'>amp</b>;<b class='flag-5'>gt</b>;](https://file1.elecfans.com/web2/M00/8C/1A/wKgZomSmKCSAI9T9AABXG8-AWVk039.jpg)
時序分析基本概念介紹&lt;wire load model&gt;
![<b class='flag-5'>時序</b><b class='flag-5'>分析</b><b class='flag-5'>基本概念</b><b class='flag-5'>介紹</b>&<b class='flag-5'>amp</b>;<b class='flag-5'>lt</b>;wire load model&<b class='flag-5'>amp</b>;<b class='flag-5'>gt</b>;](https://file1.elecfans.com/web2/M00/8C/35/wKgaomSnreCAfHAEAABPX0eQNAo358.jpg)
時序分析基本概念介紹&lt;Combinational logic&gt;
![<b class='flag-5'>時序</b><b class='flag-5'>分析</b><b class='flag-5'>基本概念</b><b class='flag-5'>介紹</b>&<b class='flag-5'>amp</b>;<b class='flag-5'>lt</b>;Combinational logic&<b class='flag-5'>amp</b>;<b class='flag-5'>gt</b>;](https://file1.elecfans.com/web2/M00/8C/5F/wKgZomSrpYSAFIjlAACFDnWTKkA858.jpg)
評論