今天我們要介紹的時序分析概念是 Combinational logic . 中文名組合邏輯單元。這是邏輯單元的基本組成器件。比如我們常見的and, or, not, nand,nor等門電路。
對于組合邏輯來說,輸出只是當前輸入邏輯電平的函數(有延時),與電路的原始狀態無關。當前電路輸入信號任何一個發生改變,輸出都將發生改變。
AND, OR, NOT是最基本的門電路,NAND與NOR是通用門電路,可以實現任何其他組合邏輯電路。還有一些常見的復雜組合邏輯電路,比如全加器,數據選擇器,譯碼器等等。
下表是常見的邏輯門電路示意圖:
對于組合邏輯單元,每個輸入pin和輸出pin都會存在一個timing arc關系,這也是我們平時說的cell的delay.
如下圖所示:
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。
舉報投訴
-
門電路
+關注
關注
7文章
200瀏覽量
40547 -
全加器
+關注
關注
10文章
62瀏覽量
28712 -
時序分析
+關注
關注
2文章
127瀏覽量
22783 -
時序分析器
+關注
關注
0文章
24瀏覽量
5328 -
邏輯電平設計
+關注
關注
0文章
2瀏覽量
1178
發布評論請先 登錄
相關推薦
熱點推薦
時序分析基本概念介紹<Operating Condition>
今天我們要介紹的時序分析概念是 **Operating Condition** 。也就是我們經常說的PVT環境,分別代表fabrication process variations(工

時序分析基本概念介紹&lt;spice deck&gt;
今天我們要介紹的時序分析概念是spice deck。平時用得可能比較少,是PT產生的一個spice信息文件,可以用來和HSPICE做correlation。

時序分析基本概念介紹&lt;generate clock&gt;
今天我們要介紹的時序分析概念是generate clock。中文名為生成時鐘。generate clock定義在sdc中,是一個重要的時鐘概念

時序分析基本概念介紹&lt;wire load model&gt;
今天我們要介紹的時序分析基本概念是wire load model. 中文名稱是線負載模型。是綜合階段用于估算互連線電阻電容的模型。

評論