在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

芯片設(shè)計(jì)全流程概述

穎脈Imgtec ? 2023-07-31 18:01 ? 次閱讀

來(lái)源:大同學(xué)吧 -蛙哥


芯片設(shè)計(jì)分為前端設(shè)計(jì)和后端設(shè)計(jì),前端設(shè)計(jì)(也稱邏輯設(shè)計(jì))和后端設(shè)計(jì)(也稱物理設(shè)計(jì))并沒(méi)有統(tǒng)一嚴(yán)格的界限,涉及到與工藝有關(guān)的設(shè)計(jì)就是后端設(shè)計(jì)。

2d71e802-2f89-11ee-bbcf-dac502259ad0.png

1、規(guī)格制定

芯片規(guī)格,也就像功能列表一樣,是客戶向芯片設(shè)計(jì)公司(稱為Fabless,無(wú)晶圓設(shè)計(jì)公司)提出的設(shè)計(jì)要求,包括芯片需要達(dá)到的具體功能和性能方面的要求。

2、詳細(xì)設(shè)計(jì)

Fabless根據(jù)客戶提出的規(guī)格要求,拿出設(shè)計(jì)解決方案和具體實(shí)現(xiàn)架構(gòu),劃分模塊功能。

3、HDL編碼

使用硬件描述語(yǔ)言(VHDL,Verilog HDL,業(yè)界公司一般都是使用后者)將模塊功能以代碼來(lái)描述實(shí)現(xiàn),也就是將實(shí)際的硬件電路功能通過(guò)HDL語(yǔ)言描述出來(lái),形成RTL(寄存器傳輸級(jí))代碼。

4、仿真驗(yàn)證

仿真驗(yàn)證就是檢驗(yàn)編碼設(shè)計(jì)的正確性,檢驗(yàn)的標(biāo)準(zhǔn)就是第一步制定的規(guī)格。看設(shè)計(jì)是否精確地滿足了規(guī)格中的所有要求。規(guī)格是設(shè)計(jì)正確與否的黃金標(biāo)準(zhǔn),一切違反,不符合規(guī)格要求的,就需要重新修改設(shè)計(jì)和編碼。設(shè)計(jì)和仿真驗(yàn)證是反復(fù)迭代的過(guò)程,直到驗(yàn)證結(jié)果顯示完全符合規(guī)格標(biāo)準(zhǔn)。

5、邏輯綜合――Design Compiler仿真驗(yàn)證通過(guò),進(jìn)行邏輯綜合。邏輯綜合的結(jié)果就是把設(shè)計(jì)實(shí)現(xiàn)的HDL代碼翻譯成門(mén)級(jí)網(wǎng)表netlist。綜合需要設(shè)定約束條件,就是你希望綜合出來(lái)的電路在面積,時(shí)序等目標(biāo)參數(shù)上達(dá)到的標(biāo)準(zhǔn)。邏輯綜合需要基于特定的綜合庫(kù),不同的庫(kù)中,門(mén)電路基本標(biāo)準(zhǔn)單元(standard cell)的面積,時(shí)序參數(shù)是不一樣的。所以,選用的綜合庫(kù)不一樣,綜合出來(lái)的電路在時(shí)序,面積上是有差異的。一般來(lái)說(shuō),綜合完成后需要再次做仿真驗(yàn)證(這個(gè)也稱為后仿真,之前的稱為前仿真)。

邏輯綜合工具Synopsys的Design Compiler。

6、STA

Static Timing Analysis(STA),靜態(tài)時(shí)序分析,這也屬于驗(yàn)證范疇,它主要是在時(shí)序上對(duì)電路進(jìn)行驗(yàn)證,檢查電路是否存在建立時(shí)間(setup time)和保持時(shí)間(hold time)的違例(violation)。這個(gè)是數(shù)字電路基礎(chǔ)知識(shí),一個(gè)寄存器出現(xiàn)這兩個(gè)時(shí)序違例時(shí),是沒(méi)有辦法正確采樣數(shù)據(jù)和輸出數(shù)據(jù)的,所以以寄存器為基礎(chǔ)的數(shù)字芯片功能肯定會(huì)出現(xiàn)問(wèn)題。

STA工具有Synopsys的Prime Time。

7、形式驗(yàn)證

這也是驗(yàn)證范疇,它是從功能上(STA是時(shí)序上)對(duì)綜合后的網(wǎng)表進(jìn)行驗(yàn)證。常用的就是等價(jià)性檢查方法,以功能驗(yàn)證后的HDL設(shè)計(jì)為參考,對(duì)比綜合后的網(wǎng)表功能,他們是否在功能上存在等價(jià)性。這樣做是為了保證在邏輯綜合過(guò)程中沒(méi)有改變?cè)菻DL描述的電路功能。

形式驗(yàn)證工具有Synopsys的Formality。

從設(shè)計(jì)程度上來(lái)講,前端設(shè)計(jì)的結(jié)果就是得到了芯片的門(mén)級(jí)網(wǎng)表電路。

Backend design flow :

1、DFT
Design For Test,可測(cè)性設(shè)計(jì)。芯片內(nèi)部往往都自帶測(cè)試電路,DFT的目的就是在設(shè)計(jì)的時(shí)候就考慮將來(lái)的測(cè)試。DFT的常見(jiàn)方法就是,在設(shè)計(jì)中插入掃描鏈,將非掃描單元(如寄存器)變?yōu)閽呙鑶卧jP(guān)于DFT,有些書(shū)上有詳細(xì)介紹,對(duì)照?qǐng)D片就好理解一點(diǎn)。DFT工具Synopsys的DFT Compiler

2、布局規(guī)劃(FloorPlan)布局規(guī)劃就是放置芯片的宏單元模塊,在總體上確定各種功能電路的擺放位置,如IP模塊,RAM,I/O引腳等等。布局規(guī)劃能直接影響芯片最終的面積。工具為Synopsys的Astro

3、CTSClock Tree Synthesis,時(shí)鐘樹(shù)綜合,簡(jiǎn)單點(diǎn)說(shuō)就是時(shí)鐘的布線。由于時(shí)鐘信號(hào)在數(shù)字芯片的全局指揮作用,它的分布應(yīng)該是對(duì)稱式的連到各個(gè)寄存器單元,從而使時(shí)鐘從同一個(gè)時(shí)鐘源到達(dá)各個(gè)寄存器時(shí),時(shí)鐘延遲差異最小。這也是為什么時(shí)鐘信號(hào)需要單獨(dú)布線的原因。CTS工具有Synopsys的Physical Compiler。

4、布線(Place & Route)

這里的布線就是普通信號(hào)布線了,包括各種標(biāo)準(zhǔn)單元(基本邏輯門(mén)電路)之間的走線。比如我們平常聽(tīng)到的0.13um工藝,或者說(shuō)90nm工藝,實(shí)際上就是這里金屬布線可以達(dá)到的最小寬度,從微觀上看就是MOS管的溝道長(zhǎng)度。工具有Synopsys的Astro。

5、寄生參數(shù)提取由于導(dǎo)線本身存在的電阻,相鄰導(dǎo)線之間的互感,耦合電容在芯片內(nèi)部會(huì)產(chǎn)生信號(hào)噪聲,串?dāng)_和反射。這些效應(yīng)會(huì)產(chǎn)生信號(hào)完整性問(wèn)題,導(dǎo)致信號(hào)電壓波動(dòng)和變化,如果嚴(yán)重就會(huì)導(dǎo)致信號(hào)失真錯(cuò)誤。提取寄生參數(shù)進(jìn)行再次的分析驗(yàn)證,分析信號(hào)完整性問(wèn)題是非常重要的。工具Synopsys的Star-RCXT。

6、版圖物理驗(yàn)證

對(duì)完成布線的物理版圖進(jìn)行功能和時(shí)序上的驗(yàn)證,驗(yàn)證項(xiàng)目很多,如LVS(Layout Vs Schematic)驗(yàn)證,簡(jiǎn)單說(shuō),就是版圖與邏輯綜合后的門(mén)級(jí)電路圖的對(duì)比驗(yàn)證;DRC(Design Rule Checking):設(shè)計(jì)規(guī)則檢查,檢查連線間距,連線寬度等是否滿足工藝要求, ERC(Electrical Rule Checking):電氣規(guī)則檢查,檢查短路和開(kāi)路等電氣 規(guī)則違例;等等。

工具為Synopsys的Hercules。

實(shí)際的后端流程還包括電路功耗分析,以及隨著制造工藝不斷進(jìn)步產(chǎn)生的DFM可制造性設(shè)計(jì))問(wèn)題,在此不贅述了。

物理版圖驗(yàn)證完成也就是整個(gè)芯片設(shè)計(jì)階段完成,下面的就是芯片制造了。物理版圖以GDS II的文件格式交給芯片代工廠(稱為Foundry)在晶圓硅片上做出實(shí)際的電路,再進(jìn)行封裝和測(cè)試,就得到了我們實(shí)際看見(jiàn)的芯片。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 芯片
    +關(guān)注

    關(guān)注

    456

    文章

    51192

    瀏覽量

    427336
  • 電路
    +關(guān)注

    關(guān)注

    173

    文章

    5966

    瀏覽量

    172974
  • 設(shè)計(jì)
    +關(guān)注

    關(guān)注

    4

    文章

    818

    瀏覽量

    69953
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    hdmi連接器生產(chǎn)流程

    HDMI連接器的生產(chǎn)流程涉及多個(gè)步驟,這些步驟共同確保了連接器的質(zhì)量和性能。以下是一個(gè)典型的HDMI連接器生產(chǎn)流程概述
    的頭像 發(fā)表于 01-28 13:44 ?166次閱讀

    芯片封測(cè)架構(gòu)和芯片封測(cè)流程

    在此輸入導(dǎo)芯片封測(cè)芯片封測(cè)是一個(gè)復(fù)雜且精細(xì)的過(guò)程,它涉及多個(gè)步驟和環(huán)節(jié),以確保芯片的質(zhì)量和性能。本文對(duì)芯片封測(cè)架構(gòu)和芯片封測(cè)流程進(jìn)行
    的頭像 發(fā)表于 12-31 09:15 ?501次閱讀
    <b class='flag-5'>芯片</b>封測(cè)架構(gòu)和<b class='flag-5'>芯片封測(cè)流程</b>

    保偏光纖流程處理儀表技術(shù)說(shuō)明書(shū)

    電子發(fā)燒友網(wǎng)站提供《保偏光纖流程處理儀表技術(shù)說(shuō)明書(shū).pdf》資料免費(fèi)下載
    發(fā)表于 12-02 16:30 ?0次下載

    數(shù)字設(shè)計(jì)ic芯片流程

    主要介紹芯片的設(shè)計(jì)流程 ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ?? ? ? ? ? ? ? ? ? ? ? ? ? ? &
    發(fā)表于 11-20 15:57 ?0次下載

    淺談芯片制造的完整流程

    在科技日新月異的今天,芯片作為信息技術(shù)的核心部件,其制作工藝的復(fù)雜性和精密性令人嘆為觀止。從一粒普通的沙子到一顆蘊(yùn)含無(wú)數(shù)晶體管的高科技芯片,這一過(guò)程不僅凝聚了人類智慧的結(jié)晶,也展現(xiàn)了現(xiàn)代半導(dǎo)體工業(yè)的極致工藝。本文將講述芯片制造的
    的頭像 發(fā)表于 10-28 14:30 ?854次閱讀
    淺談<b class='flag-5'>芯片</b>制造的完整<b class='flag-5'>流程</b>

    芯片制造流程簡(jiǎn)述

    ? “兵馬未動(dòng),糧草先行”,各路IC英雄是否備好了Hamburger&Chips來(lái)迎接下一次的遠(yuǎn)征。其實(shí),在芯片制造過(guò)程中,每一個(gè)步驟都像是制作漢堡一樣層次分明:從最基礎(chǔ)的晶圓開(kāi)始,像是漢堡
    的頭像 發(fā)表于 10-08 17:04 ?1518次閱讀
    <b class='flag-5'>芯片</b>制造<b class='flag-5'>全</b><b class='flag-5'>流程</b>簡(jiǎn)述

    【「數(shù)字IC設(shè)計(jì)入門(mén)」閱讀體驗(yàn)】+ 數(shù)字IC設(shè)計(jì)流程

    :將芯片設(shè)計(jì)結(jié)果交出去進(jìn)行生產(chǎn)制造。 上述這些只是芯片設(shè)計(jì)過(guò)程中的主要節(jié)點(diǎn),細(xì)節(jié)還有很多,如果驗(yàn)證測(cè)試中不通過(guò),就需要從數(shù)字前端設(shè)計(jì)開(kāi)始找原因,之后再經(jīng)歷一次流程測(cè)試,可見(jiàn)IC設(shè)計(jì)
    發(fā)表于 09-25 15:51

    萬(wàn)界星空科技電線電纜MES系統(tǒng)實(shí)現(xiàn)線纜流程追溯

    萬(wàn)界星空科技電線電纜行業(yè)的MES系統(tǒng)通過(guò)高度集成的數(shù)據(jù)平臺(tái)和強(qiáng)大的追溯功能,實(shí)現(xiàn)了線纜從原材料入庫(kù)到成品出庫(kù)的流程追溯。
    的頭像 發(fā)表于 09-19 15:14 ?334次閱讀

    PCBA加工流程解析:電子制造的關(guān)鍵環(huán)節(jié)

    一站式PCBA智造廠家今天為大家講講PCBA加工流程的關(guān)鍵環(huán)節(jié)有那些?PCBA加工電子制造的關(guān)鍵環(huán)節(jié)流程解析。在電子制造行業(yè)中,PCBA加工作為核心環(huán)節(jié)之一,承擔(dān)著將電子元器件焊接到電路板上并組裝
    的頭像 發(fā)表于 09-18 09:51 ?743次閱讀

    芯片底部填充工藝流程有哪些?

    芯片底部填充工藝流程有哪些?底部填充工藝(Underfill)是一種在電子封裝過(guò)程中廣泛使用的技術(shù),主要用于增強(qiáng)倒裝芯片(FlipChip)、球柵陣列(BGA)、芯片級(jí)封裝(CSP)等
    的頭像 發(fā)表于 08-09 08:36 ?1863次閱讀
    <b class='flag-5'>芯片</b>底部填充工藝<b class='flag-5'>流程</b>有哪些?

    7月11日云技術(shù)研討會(huì) | 車(chē)載信息安全流程實(shí)施方案

    7月11日,經(jīng)緯恒潤(rùn)《車(chē)載信息安全流程實(shí)施方案》云技術(shù)研討會(huì),與您相聚云端,不見(jiàn)不散!
    的頭像 發(fā)表于 07-04 15:20 ?320次閱讀
    7月11日云技術(shù)研討會(huì) | 車(chē)載信息安全<b class='flag-5'>全</b><b class='flag-5'>流程</b>實(shí)施方案

    芯片ESD防護(hù)網(wǎng)絡(luò)

    據(jù)統(tǒng)計(jì),靜電放電(Electro-Static Discharge, ESD)造成的芯片失效占到集成電路產(chǎn)品失效總數(shù)的38%。完好的芯片ESD防護(hù)設(shè)計(jì),一方面取決于滿足ESD設(shè)計(jì)窗口要求的優(yōu)質(zhì)ESD器件結(jié)構(gòu),另一方面
    的頭像 發(fā)表于 06-22 00:31 ?930次閱讀
    <b class='flag-5'>全</b><b class='flag-5'>芯片</b>ESD防護(hù)網(wǎng)絡(luò)

    智能運(yùn)維,流程閉環(huán)生命周期監(jiān)管!

    智能運(yùn)維,流程閉環(huán)生命周期監(jiān)管 后勤設(shè)備運(yùn)維是確保醫(yī)療機(jī)構(gòu)正常運(yùn)轉(zhuǎn)的關(guān)鍵環(huán)節(jié)。有效管理和維護(hù)設(shè)備至關(guān)重要,以確保其安全、穩(wěn)定和高效運(yùn)行,對(duì)醫(yī)院運(yùn)營(yíng)具有重大意義。 搭建智能設(shè)備管理系統(tǒng),為醫(yī)院提供
    的頭像 發(fā)表于 04-19 17:24 ?467次閱讀
    智能運(yùn)維,<b class='flag-5'>全</b><b class='flag-5'>流程</b>閉環(huán)<b class='flag-5'>全</b>生命周期監(jiān)管!

    一顆芯片的典型設(shè)計(jì)流程

    芯片設(shè)計(jì)流程的第一步是定義芯片的要求和規(guī)格。這包括定義您的產(chǎn)品將做什么、如何使用以及您需要滿足哪些性能指標(biāo)。一旦定義了這些要求,就可以將它們用作設(shè)計(jì)架構(gòu)和布局的輸入。
    的頭像 發(fā)表于 04-09 11:24 ?1033次閱讀

    芯片制造流程及產(chǎn)生的相關(guān)缺陷和芯片缺陷檢測(cè)任務(wù)分析

    芯片生產(chǎn)制造過(guò)程中,各工藝流程環(huán)環(huán)相扣,技術(shù)復(fù)雜,材料、環(huán)境、工藝參數(shù)等因素的微變常導(dǎo)致芯片產(chǎn)生缺陷,影響產(chǎn)品良率。
    的頭像 發(fā)表于 02-23 10:38 ?2282次閱讀
    <b class='flag-5'>芯片</b>制造<b class='flag-5'>流程</b>及產(chǎn)生的相關(guān)缺陷和<b class='flag-5'>芯片</b>缺陷檢測(cè)任務(wù)分析
    主站蜘蛛池模板: 手机看片日韩永久福利盒子 | 免费看国产一级片 | 欧美性猛交xxxx乱大交中文 | 一级做a爱片特黄在线观看免费看 | 欧美日韩一区二区三区视频 | 日本高清免费一本视频在线观看 | 亚洲一区视频在线 | 久久草在线播放 | 亚洲一区二区三区在线网站 | 久操伊人网 | 亚洲伊人久久大香线蕉结合 | 午夜影视在线观看 | 国产一级特黄aa级特黄裸毛片 | 国产最好的精华液网站 | 哟交小u女国产精品视频 | 伊人久久大香线蕉影院95 | 新激情五月| 永久手机看片福利盒子 | 日本一区高清视频 | 一级毛片免费全部播放完整 | 日一区二区三区 | 久久久久女人精品毛片 | 中文字幕一区二区三区四区五区人 | 国产小视频在线免费观看 | 欧美色图狠狠干 | 三级在线网址 | 国产小视频免费在线观看 | 宅男在线看片 | 99综合色 | 国产黄色录像视频 | 一级毛片免费在线观看网站 | 欧美在线成人午夜影视 | 97综合久久 | 国产高清在线 | 天堂资源最新版在线www | 97av免费视频| 美女写真mm爽爽爽 | 成人伊人青草久久综合网 | 人与牲动交xxxxbbbb高清 | 在线视频网址 | 尤物久久99热国产综合 |