新思科技3DIC Compiler集成了3Dblox 2.0標準,可用于異構(gòu)集成和“從架構(gòu)探索到簽核”的完整解決方案。
新思科技 UCIe PHY IP在臺積公司N3E工藝上實現(xiàn)了首次通過硅片的成功(first-pass silicon success),可提供低延遲、低功耗和高帶寬的芯片間連接。
UCIe PHY IP與3DIC Compiler的結(jié)合將有效優(yōu)化多裸晶系統(tǒng)設(shè)計,能夠以更低的集成風(fēng)險實現(xiàn)更高的結(jié)果質(zhì)量。
新思科技(Synopsys)兩月前宣布進一步擴大與臺積公司的合作,雙方攜手通過可支持最新3Dblox 2.0標準和臺積公司3DFabric技術(shù)的全面解決方案不斷優(yōu)化多裸晶系統(tǒng)(Multi-Die)設(shè)計。新思科技多裸晶系統(tǒng)解決方案包括 “從架構(gòu)探索到簽核”統(tǒng)一設(shè)計平臺3DIC Compiler,可提供行業(yè)領(lǐng)先的設(shè)計效率,來實現(xiàn)芯片的容量和性能要求。此外,新思科技UCIe IP也已在臺積公司領(lǐng)先的N3E先進工藝上取得了首次通過硅片的成功,實現(xiàn)了die-to-die高速無縫互連。
▲新思科技UCIe PHY IP在臺積公司N3E工藝上首次通過硅片的成功,展示了充足的鏈路裕量
“臺積公司長期與新思科技緊密合作,為芯片開發(fā)者提供差異化的解決方案,幫助他們解決從早期架構(gòu)到制造過程中面臨的高度復(fù)雜的挑戰(zhàn)。我們與新思科技的長期合作,讓我們的共同客戶能夠采取針對性能和功耗效率優(yōu)化的解決方案,以應(yīng)對高性能計算、數(shù)據(jù)中心和汽車應(yīng)用領(lǐng)域的多裸晶系統(tǒng)設(shè)計要求。”
Dan Kochpatcharin
設(shè)計基礎(chǔ)設(shè)施管理部負責人
臺積公司
“我們與臺積公司強強聯(lián)合,為多裸晶系統(tǒng)提供了全面、可擴展的解決方案,實現(xiàn)了前所未有的芯片性能和設(shè)計效率。采用3Dblox 2.0等通用標準在統(tǒng)一設(shè)計平臺上進行多裸晶系統(tǒng)設(shè)計的架構(gòu)探索、分析和簽核,并結(jié)合在臺積公司N3E工藝上已實現(xiàn)首次通過硅片成功的新思科技UCIe PHY IP,客戶能夠進一步加速從早期架構(gòu)探索到制造的系統(tǒng)設(shè)計全流程。”
Sanjay Bali
EDA事業(yè)部戰(zhàn)略與產(chǎn)品管理副總裁
審核編輯:劉清
-
新思科技
+關(guān)注
關(guān)注
5文章
808瀏覽量
50424 -
PHY
+關(guān)注
關(guān)注
2文章
305瀏覽量
51864 -
電源完整性
+關(guān)注
關(guān)注
9文章
211瀏覽量
20781
原文標題:新思科技攜手臺積公司推出“從架構(gòu)探索到簽核” 統(tǒng)一設(shè)計平臺,簡化Multi-Die系統(tǒng)復(fù)雜性
文章出處:【微信號:Rocker-IC,微信公眾號:路科驗證】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
發(fā)布評論請先 登錄
相關(guān)推薦
評論