TPS53622 是一款完全符合 VR13 SVID 標(biāo)準(zhǔn)的降壓控制器,具有雙通道、內(nèi)置非易失性存儲(chǔ)器 (NVM) 和 PMBus? 接口,并且與 TI NexFET ?功率級(jí)完全兼容。具有下沖減少 (USR) 的 D-CAP+ ? 架構(gòu)等高級(jí)控制功能可提供快速瞬態(tài)響應(yīng)、低輸出電容和良好的均流。該器件還提供新穎的相位交錯(cuò)策略和動(dòng)態(tài)切相,以提高不同負(fù)載下的效率。V 的可調(diào)控制核心轉(zhuǎn)換速率和電壓定位完善了 Intel VR13? 的功能。此外,該器件還支持 PMBus 通信接口,用于向系統(tǒng)報(bào)告電壓、電流、功率、溫度和故障條件的遙測(cè)數(shù)據(jù)。所有可編程參數(shù)均可通過(guò) PMBus 接口進(jìn)行配置,并可以作為新的默認(rèn)值存儲(chǔ)在 NVM 中,以最大限度地減少外部元件數(shù)量。^?^
*附件:TPS53622 用于 VR13 服務(wù)器的雙通道(1 相 + 1 相)或(2 相 + 0 相)D-CAP+ ? 降壓多相控制器.pdf
TPS53622 器件采用熱增強(qiáng)型引腳 QFN 封裝,額定工作溫度范圍為 –40°C 至 125°C。
特性
- 符合 Intel VR13 串行 VID (SVID) 標(biāo)準(zhǔn)
- 完整的 VR13 服務(wù)器功能集,包括數(shù)字輸入功率監(jiān)視器
- 可編程環(huán)路補(bǔ)償
- 可配置非易失性存儲(chǔ)器 (NVM),以實(shí)現(xiàn)低外部元件數(shù)量
- 單獨(dú)的相電流校準(zhǔn)和報(bào)告
- 具有可編程電流閾值的動(dòng)態(tài)切相功能,可在輕負(fù)載和重負(fù)載下優(yōu)化效率
- 用于減少下沖 (USR) 的快速相位添加
- 向后兼容 VR12.0 和 VR12.5
- 8 位 DAC,具有可選的 5 mV 或 10 mV 分辨率,雙通道輸出范圍為 0.25 V 至 1.52 V 或 0.5 V 至 2.8125 V
- 用于高效高頻開(kāi)關(guān)的無(wú)驅(qū)動(dòng)器配置
- 與適用于高密度解決方案的 TI NextFET? 功率級(jí)完全兼容
- 精確、可調(diào)的電壓定位
- 獲得專利的 AutoBalance? 相位平衡
- 可選 16 級(jí)每相電流限制
- PMBus? 系統(tǒng)接口,用于遙測(cè)電壓、電流、功率、溫度和故障條件
- 動(dòng)態(tài)輸出電壓轉(zhuǎn)換,通過(guò) SVID 或 PMBus 接口實(shí)現(xiàn)可編程轉(zhuǎn)換速率
- 轉(zhuǎn)換電壓范圍:4.5 V 至 17 V
- 低靜態(tài)電流
參數(shù)
1. 產(chǎn)品概述
2. 主要特性
- ?Intel VR13兼容?:支持Serial VID (SVID)
- ?全VR13服務(wù)器功能集?:包括數(shù)字輸入電源監(jiān)控
- ?可編程環(huán)路補(bǔ)償?
- ?非易失性存儲(chǔ)器(NVM)配置?:減少外部元件數(shù)量
- ?單通道電流校準(zhǔn)和報(bào)告?
- ?動(dòng)態(tài)相位脫落?:通過(guò)可編程電流閾值優(yōu)化輕載和重載效率
- ?快速相位添加?:減少下沖(USR)
- ?VR12.0和VR12.5兼容?
- ?8位DAC?:可選5mV或10mV分辨率,輸出范圍0.25V至1.52V或0.5V至2.8125V(雙通道)
- ?無(wú)驅(qū)動(dòng)器配置?:支持高效高頻切換
- ?與TI NexFET?功率級(jí)兼容?:實(shí)現(xiàn)高密度解決方案
- ?可調(diào)電壓定位?
- ?AutoBalance?相位平衡?
- ?每相可選16級(jí)電流限制?
- ?PMBus?系統(tǒng)接口?:用于電壓、電流、功率、溫度和故障條件的遙測(cè)
- ?動(dòng)態(tài)輸出電壓轉(zhuǎn)換?:通過(guò)SVID或PMBus接口可編程斜率
- ?轉(zhuǎn)換電壓范圍?:4.5V至17V
- ?低靜態(tài)電流?
3. 封裝與尺寸
- ?封裝類型?:40引腳QFN封裝
- ?尺寸?:5mm × 5mm
4. 功能描述
- ?D-CAP+?架構(gòu)?:提供快速瞬態(tài)響應(yīng)、低輸出電容和良好電流共享
- ?新穎相位交織策略?:提高不同負(fù)載下的效率
- ?V CORE斜率可調(diào)控制?:優(yōu)化性能
- ?PMBus通信接口?:支持電壓、電流、功率、溫度和故障條件的遙測(cè)
- ?所有可編程參數(shù)?:可通過(guò)PMBus接口配置并存儲(chǔ)在NVM中作為新默認(rèn)值
5. 文檔與支持
- ?技術(shù)文檔?:提供數(shù)據(jù)表、應(yīng)用筆記、設(shè)計(jì)指南等
- ?社區(qū)資源?:鏈接到TI E2E?在線社區(qū),提供技術(shù)支持和協(xié)作
- ?接收文檔更新通知?:可通過(guò)TI網(wǎng)站注冊(cè)接收每周更新摘要
-
存儲(chǔ)器
+關(guān)注
關(guān)注
38文章
7572瀏覽量
165279 -
降壓控制器
+關(guān)注
關(guān)注
2文章
318瀏覽量
19582 -
輸出電容
+關(guān)注
關(guān)注
0文章
102瀏覽量
8552 -
CAP
+關(guān)注
關(guān)注
0文章
21瀏覽量
2139
發(fā)布評(píng)論請(qǐng)先 登錄
相關(guān)推薦
TPS53622 具有 NVM 和 PMBus 的 VR13 雙通道 D-CAP+? 2+0/1+1 降壓控制器

具有AVSBus?和PMBus?接口的雙通道D-CAP+?降壓多相控制器TPS53676數(shù)據(jù)表

雙通道(4相+1相)或(3相+2相)D-CAP+?降壓多相控制器TPS53659數(shù)據(jù)表

雙通道(6相+1相)或(5相+2相)D-CAP+?降壓多相控制器TPS53679 數(shù)據(jù)表

6 相 D-CAP+ 降壓控制器TPS53667數(shù)據(jù)表

適用于VR13 CPU VCORE 和 DDR內(nèi)存的兩相 D-CAP+? 降壓控制器TPS53627數(shù)據(jù)表

用于VR13 CPU VCORE和DDR內(nèi)存的兩相D-CAP+?降壓控制器數(shù)據(jù)表

雙通道(單相+1相)或(兩相+0相)D-CAP+?降壓多相控制器TPS53622數(shù)據(jù)表

TPS53689T 雙通道、8 相降壓數(shù)字多相 D-CAP+ ? 控制器數(shù)據(jù)手冊(cè)

TPS53688 帶 VR13 的雙通道、8 相降壓、數(shù)字多相 D-CAP+ ? 控制器數(shù)據(jù)手冊(cè)

TPS53627 用于 Intel VR13 CPU VCORE 和 DDR 內(nèi)存的 2 相 D-CAP+ ? 降壓控制器技術(shù)資料

TPS53679 雙通道 6+1/5+2 VR13 D-CAP+ ? 降壓多相控制器數(shù)據(jù)手冊(cè)

TPS53626 用于 VR13 CPU VCORE 和 DDR 存儲(chǔ)器的 2 相 D-CAP+ ? 降壓控制器數(shù)據(jù)手冊(cè)

TPS51650 用于IMVP-7 Vcore 的雙通道(3 相 CPU / 2 相 GPU)SVID、D-CAP+ 降壓控制器數(shù)據(jù)手冊(cè)

TPS51640A 雙通道 SVID,D-CAP+;用于 IMVP-7 Vcore 的降壓商業(yè)級(jí)控制器數(shù)據(jù)手冊(cè)

評(píng)論