概述
ADCLK954是一款采用ADI公司專有的XFCB3硅鍺(SiGe)雙極性工藝制造的超快型時鐘扇出緩沖器。這款器件設計用于要求低抖動性能的高速應用。
該器件具有兩個可通過IN_SEL控制引腳進行選擇的差分輸入。兩個輸入都具有帶中心抽頭、差分的100 Ω片上端接電阻。支持直流耦合的LVPECL、CML和3.3 V CMOS(單端)和交流耦合的1.8 V CMOS、LVDS和LVPECL輸入。VREFx引腳可用來為交流耦合輸入提供偏置。
ADCLK954具有12個全擺幅的發射極耦合邏輯(ECL)輸出驅動器。對于LVPECL(正ECL)輸出,將Vcc偏置到地。對于ECL輸出,將VCC偏置到地,將VEE偏置到負電源。
輸出級設計成可以將每端800 mV直接驅動至端接于VCC ? 2 V 的50 Ω電阻,從而獲得1.6 V的總差分輸出擺幅。
ADCLK954采用40引腳LFCSP封裝,額定工作溫度范圍為?40℃至+85℃的標準工業溫度范圍。
數據表:*附件:ADCLK954采用SiGe工藝,具有2個可選輸入、12個LVPECL輸出的時鐘扇出緩沖器技術手冊.pdf
特性
- 2個可選的差分輸入
- 工作頻率:4.8 GHz
- 寬帶隨機抖動:75 fs
- 片上輸入端接
- 3.3 V電源
框圖
引腳配置描述
典型性能特征
功能描述
時鐘輸入
ADCLK954從兩個輸入中的一個接收差分時鐘輸入,并將選定的時鐘分配到所有12個LVPECL輸出。規定的最大頻率是輸出電壓擺幅為標準LVPECL擺幅50%時的點。有關時鐘輸入的更多詳細信息,請參見功能框圖和“一般說明”部分。圖19展示了22種不同的時鐘輸入端接方案。
如圖12所示,輸入斜率低于4 V/ns時,輸出抖動性能會下降。ADCLK954經過專門設計,可在較寬的輸入斜率范圍內將額外的隨機抖動降至最低。只要有可能,應使用快速肖特基二極管衰減器來降低過大輸入信號的斜率,因為衰減器應采用低損耗電介質或具有良好高頻特性的電纜。
時鐘輸出
規定的性能要求使用合適的傳輸線終端。ADCLK954的LVPECL輸出旨在直接驅動800 mV至50 Ω電纜,或驅動至以VCC - 2 V為參考端接50 Ω的微帶線/帶狀線傳輸線,如圖14所示。LVPECL輸出級如圖13所示。此輸出級經過優化,可實現最佳的高速信號傳輸線匹配。如果高速信號布線長度超過一厘米,無論是微帶線還是帶狀線技術,都需要適當的傳輸線端接,以確保正確的定時,并防止過度的輸出振鈴和與脈沖寬度相關的傳播延遲色散。
戴維南等效端接使用電阻網絡為LVPECL驅動器提供50 Ω直流端接,該直流電壓低于VS_DRV。在此方案中,VS_DRV上的直流偏置點應等于接收緩沖器的V?。盡管圖15所示的電阻組合會產生VS_DRV - 2 V的直流偏置點,但實際的共模電壓為VS_DRV - 1.3 V,因為有額外電流從ADCLK954 LVPECL驅動器的下拉電阻流出。
LVPECL Y端接是一種出色的端接方案,它使用最少的組件,同時提供奇模和偶模阻抗匹配。偶模阻抗匹配在高頻下緊密耦合傳輸線時很重要。其主要缺點是,它在改變LVPECL驅動器射極跟隨器的驅動強度方面靈活性有限。在驅動長走線時,這通常不是問題。
-
緩沖器
+關注
關注
6文章
2026瀏覽量
46339 -
SiGe
+關注
關注
0文章
99瀏覽量
23828 -
時鐘
+關注
關注
11文章
1857瀏覽量
132685 -
adclk954
+關注
關注
0文章
5瀏覽量
1605
發布評論請先 登錄
ADCLK846/PCBZ,ADCLK954高性能時鐘扇出緩沖器評估板
兩個可選的輸入12個LVPECL輸出SiGe時鐘扇出緩沖器adclk954數據表

ADCLK954 采用SiGe工藝,具有2個可選輸入、12個LVPECL輸出的時鐘扇出緩沖器

評論