概述
ADCLK954是一款采用ADI公司專(zhuān)有的XFCB3硅鍺(SiGe)雙極性工藝制造的超快型時(shí)鐘扇出緩沖器。這款器件設(shè)計(jì)用于要求低抖動(dòng)性能的高速應(yīng)用。
該器件具有兩個(gè)可通過(guò)IN_SEL控制引腳進(jìn)行選擇的差分輸入。兩個(gè)輸入都具有帶中心抽頭、差分的100 Ω片上端接電阻。支持直流耦合的LVPECL、CML和3.3 V CMOS(單端)和交流耦合的1.8 V CMOS、LVDS和LVPECL輸入。VREFx引腳可用來(lái)為交流耦合輸入提供偏置。
ADCLK954具有12個(gè)全擺幅的發(fā)射極耦合邏輯(ECL)輸出驅(qū)動(dòng)器。對(duì)于LVPECL(正ECL)輸出,將Vcc偏置到地。對(duì)于ECL輸出,將VCC偏置到地,將VEE偏置到負(fù)電源。
輸出級(jí)設(shè)計(jì)成可以將每端800 mV直接驅(qū)動(dòng)至端接于VCC ? 2 V 的50 Ω電阻,從而獲得1.6 V的總差分輸出擺幅。
ADCLK954采用40引腳LFCSP封裝,額定工作溫度范圍為?40℃至+85℃的標(biāo)準(zhǔn)工業(yè)溫度范圍。
數(shù)據(jù)表:*附件:ADCLK954采用SiGe工藝,具有2個(gè)可選輸入、12個(gè)LVPECL輸出的時(shí)鐘扇出緩沖器技術(shù)手冊(cè).pdf
特性
- 2個(gè)可選的差分輸入
- 工作頻率:4.8 GHz
- 寬帶隨機(jī)抖動(dòng):75 fs
- 片上輸入端接
- 3.3 V電源
框圖
引腳配置描述
典型性能特征
功能描述
時(shí)鐘輸入
ADCLK954從兩個(gè)輸入中的一個(gè)接收差分時(shí)鐘輸入,并將選定的時(shí)鐘分配到所有12個(gè)LVPECL輸出。規(guī)定的最大頻率是輸出電壓擺幅為標(biāo)準(zhǔn)LVPECL擺幅50%時(shí)的點(diǎn)。有關(guān)時(shí)鐘輸入的更多詳細(xì)信息,請(qǐng)參見(jiàn)功能框圖和“一般說(shuō)明”部分。圖19展示了22種不同的時(shí)鐘輸入端接方案。
如圖12所示,輸入斜率低于4 V/ns時(shí),輸出抖動(dòng)性能會(huì)下降。ADCLK954經(jīng)過(guò)專(zhuān)門(mén)設(shè)計(jì),可在較寬的輸入斜率范圍內(nèi)將額外的隨機(jī)抖動(dòng)降至最低。只要有可能,應(yīng)使用快速肖特基二極管衰減器來(lái)降低過(guò)大輸入信號(hào)的斜率,因?yàn)樗p器應(yīng)采用低損耗電介質(zhì)或具有良好高頻特性的電纜。
時(shí)鐘輸出
規(guī)定的性能要求使用合適的傳輸線終端。ADCLK954的LVPECL輸出旨在直接驅(qū)動(dòng)800 mV至50 Ω電纜,或驅(qū)動(dòng)至以VCC - 2 V為參考端接50 Ω的微帶線/帶狀線傳輸線,如圖14所示。LVPECL輸出級(jí)如圖13所示。此輸出級(jí)經(jīng)過(guò)優(yōu)化,可實(shí)現(xiàn)最佳的高速信號(hào)傳輸線匹配。如果高速信號(hào)布線長(zhǎng)度超過(guò)一厘米,無(wú)論是微帶線還是帶狀線技術(shù),都需要適當(dāng)?shù)膫鬏斁€端接,以確保正確的定時(shí),并防止過(guò)度的輸出振鈴和與脈沖寬度相關(guān)的傳播延遲色散。
戴維南等效端接使用電阻網(wǎng)絡(luò)為L(zhǎng)VPECL驅(qū)動(dòng)器提供50 Ω直流端接,該直流電壓低于VS_DRV。在此方案中,VS_DRV上的直流偏置點(diǎn)應(yīng)等于接收緩沖器的V?。盡管圖15所示的電阻組合會(huì)產(chǎn)生VS_DRV - 2 V的直流偏置點(diǎn),但實(shí)際的共模電壓為VS_DRV - 1.3 V,因?yàn)橛蓄~外電流從ADCLK954 LVPECL驅(qū)動(dòng)器的下拉電阻流出。
LVPECL Y端接是一種出色的端接方案,它使用最少的組件,同時(shí)提供奇模和偶模阻抗匹配。偶模阻抗匹配在高頻下緊密耦合傳輸線時(shí)很重要。其主要缺點(diǎn)是,它在改變LVPECL驅(qū)動(dòng)器射極跟隨器的驅(qū)動(dòng)強(qiáng)度方面靈活性有限。在驅(qū)動(dòng)長(zhǎng)走線時(shí),這通常不是問(wèn)題。
-
緩沖器
+關(guān)注
關(guān)注
6文章
2045瀏覽量
46917 -
SiGe
+關(guān)注
關(guān)注
0文章
99瀏覽量
24000 -
時(shí)鐘
+關(guān)注
關(guān)注
11文章
1893瀏覽量
133070 -
adclk954
+關(guān)注
關(guān)注
0文章
5瀏覽量
1631
發(fā)布評(píng)論請(qǐng)先 登錄
ADCLK846/PCBZ,ADCLK954高性能時(shí)鐘扇出緩沖器評(píng)估板
兩個(gè)可選的輸入12個(gè)LVPECL輸出SiGe時(shí)鐘扇出緩沖器adclk954數(shù)據(jù)表

ADCLK954 采用SiGe工藝,具有2個(gè)可選輸入、12個(gè)LVPECL輸出的時(shí)鐘扇出緩沖器

ADCLK950:兩個(gè)可選輸入、10個(gè)LVPECL輸出、SiGe時(shí)鐘扇出緩沖器數(shù)據(jù)表

ADCLK946:六路LVPECL輸出,SiGe時(shí)鐘扇出緩沖器數(shù)據(jù)表

ADCLK954:兩個(gè)可選輸入、12個(gè)LVPECL輸出、SiGe時(shí)鐘扇出緩沖器數(shù)據(jù)表

ADCLK948:兩個(gè)可選輸入、8個(gè)LVPECL輸出、SiGe時(shí)鐘扇出緩沖器數(shù)據(jù)表

HAC954QN型高速時(shí)鐘緩沖器產(chǎn)品說(shuō)明書(shū)
ADCLK944 2.5 V/3.3 V、4路LVPECL輸出、SiGe時(shí)鐘扇出緩沖器技術(shù)手冊(cè)

ADCLK948 2路可選輸入、8路LVPECL輸出、SiGe時(shí)鐘扇出緩沖器技術(shù)手冊(cè)

ADCLK950 2路可選輸入、10路LVPECL輸出、SiGe時(shí)鐘扇出緩沖器技術(shù)手冊(cè)

ADCLK946采用SiGe工藝的6 LVPECL輸出時(shí)鐘扇出緩沖器技術(shù)手冊(cè)

評(píng)論