在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

精密ADC用差分驅(qū)動器

電子設(shè)計 ? 2018-08-28 20:22 ? 次閱讀

差分輸入ADC特性

目前許多高性能ADC設(shè)計均采用差分輸入。全差分ADC設(shè)計具有共模抑制性能出色、二階失真產(chǎn)物較少、直流調(diào)整算法簡單的優(yōu)點。盡管可以單端驅(qū)動,但全差分驅(qū)動器通常可以優(yōu)化整體性能。

差分輸入ADC的一種最普通的驅(qū)動方法是使用變壓器。不過,因為許多應用中頻率響應必須延伸至直流,從而無法使用變壓器來驅(qū)動。這類情況就需要使用差分驅(qū)動器。本教程重點介紹如何驅(qū)動高達10 MSPS采樣速率的高分辨率16至18位ADC.輸入信號帶寬一般限于數(shù)MHz.MT-075教程闡述適用于驅(qū)動更高速ADC的差分放大器

大多數(shù)高性能CMOS開關(guān)電容流水線式ADC的差分輸入均類似于圖1.

圖1:典型非緩沖開關(guān)電容CMOS采樣保持的簡易輸入電路。

大多數(shù)ADC都采用該差分結(jié)構(gòu)。這既簡化匹配要求,又減少二階產(chǎn)物。此外,差分結(jié)構(gòu)還有利于抑制共模噪聲。

注意,SHA開關(guān)直接連接至每個輸入。因為沒有隔離緩沖器,開關(guān)瞬態(tài)問題可能十分突出。驅(qū)動放大器的瞬態(tài)建立時間必須足夠快,否則放大器無法在半個采樣周期內(nèi)穩(wěn)定至所需精度(該建立時間必須包括外部串行電阻的效應)。

此結(jié)構(gòu)的差分輸入阻抗呈動態(tài),并在SHA切換采樣模式和保持模式時變化。此外,阻抗和模擬輸入頻率成函數(shù)關(guān)系。

在跟蹤模式(如圖所示),輸入信號對保持電容CH進行充放電,當電路切換至保持模式時,開關(guān)反轉(zhuǎn)位置,并將保持電容上的電壓傳送至輸出。

十分推薦這類輸入采用差分驅(qū)動以實現(xiàn)開關(guān)瞬態(tài)的共模抑制。雖然可單端驅(qū)動它們(一個輸入連接至適當?shù)墓材k妷海驗闊o法再抑制偶數(shù)階失真產(chǎn)物,SFDR性能會下降。

圖2 (A)所示為典型非緩沖CMOS ADC的每個差分輸入以及采樣時鐘。這些輸入使用一個50Ω源電阻來驅(qū)動。注意,因為前述開關(guān)動作,在每個采樣時鐘的邊沿會出現(xiàn)一次瞬態(tài)。圖2(B)所示為在與(A)相同的條件下的ADC差分輸入信號。注意,瞬態(tài)電流毛刺屬于共模信號,故大多數(shù)會被消除。注意,為了達到最佳消除狀態(tài),必須從一對平衡的源阻抗驅(qū)動兩個輸入(阻抗的實部和虛部都必須匹配)。

圖2:典型單端(A)和差分。

(B) CMOS開關(guān)電容ADC的輸入瞬態(tài)。

驅(qū)動精密16和18位差分輸入ADC

圖3所示為ADA4941-1驅(qū)動具有開關(guān)電容輸入的18位PulSAR系列ADC.這是一種單端雙極性信號、差分ADC輸入的常見應用。為了實現(xiàn)高分辨率,驅(qū)動放大器必須具有低失真、低噪聲、高直流精度以及具備單端至差分轉(zhuǎn)換功能的特點。ADA4941-1是一款低功耗(2.2 mA@ 3.3 V)、低噪聲(10.2 nV/√Hz @ 1 kHz)、低失真(110 dBc @ 100 kHz)的高達18位ADC的差分驅(qū)動器。小信號帶寬為31 MHz.該放大器還具有軌到軌輸出、高輸入阻抗和用戶可調(diào)節(jié)增益的特性。

ADA4941-1由兩個運算放大器組成。圖中下面一個配置成一個非定向同相緩沖器(帶外部反饋電阻)并驅(qū)動一個反相放大器。反相放大器的前饋和反饋電阻包括在IC中。盡管反相放大器會產(chǎn)生額外的相移和延時,但這不會在相關(guān)頻率處引入顯著的誤差(最高1MHz或2MHz)。

圖3:在+5V應用中ADA4941-1驅(qū)動AD7690 18位PulSAR? ADC

在此應用中,兩個電阻分壓器將ADA4941-1的輸出共模電壓設(shè)為+2.1 V,這樣輸出只能在離地電平的100m V內(nèi)。這使放大器軌到軌級具有充足裕量并允許整個電路采用+5 V單電源工作。

AD7690和AD7691的輸入范圍為2.VREF p-p差分。所用基準電壓源為ADR444,這是一個4.096 V基準電壓源。截止頻率為1 MHz的低通濾波器的41.2 電阻和3.9 nF電容適合搭配輸入帶寬為9MHz的AD7690使用。對于所選配置,ADA4941-1輸出噪聲頻譜密度為10.2 nV/√Hz.在濾波器帶寬上積分后此值變成13 uV rms.這對應于運算放大器的107dB SNR,比ADC的100 dBSNR好7 dB.

圖4所示為驅(qū)動高性能iCMOSTM PulsarTM ADC(如AD7634)的另一個示例。許多工業(yè)應用的信號高達±10 V.iCMOS系列ADC被專門設(shè)計來滿足此類應用。大多數(shù)iCMOS Pulsar ADC具有差分輸入。這里,ADA4922-1驅(qū)動一個16位或18位iCMOS PulSAR ADC.它執(zhí)行單端至差分轉(zhuǎn)換。

圖4:在±12V工業(yè)應用中ADA4922-1驅(qū)動AD7634 18位PulSAR? ADC.

ADA4922-1是一款16至18位ADC差分驅(qū)動器,差分輸入范圍高達40 V p-p.小信號帶寬為38MHz.ADA4922-1采用ADI公司專有的第二代XFCB工藝制造,使放大器可以在高電源電壓條件下實現(xiàn)出色的噪聲和失真性能。

針對該運算放大器使用1MHz低通濾波器進行噪聲計算可得15uV rms.ADC的信號范圍為40 V p-p,即14.14 V rms.這由于運算放大器自身會產(chǎn)生119 dB的SNR.

使用100 dB的AD7634 SNR,ADC均方根輸入噪聲可計算為141 V rms.因此,組合輸入ADC噪聲為142 V rms,運算放大器所貢獻的噪聲幾乎可以忽略不計。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
收藏 人收藏

    評論

    相關(guān)推薦

    如何保證前面驅(qū)動器輸出的信號不超過ADS5263的量程?

    最大值? 2. 前端驅(qū)動用哪個好,因為ADS5263輸入共模電壓要求1.5V,可否由PGA
    發(fā)表于 01-21 09:02

    ADC驅(qū)動器的理想之選:低噪聲全分運放SC7516

    芯熾科技的 SC7516?全分運放,具有低噪聲、高帶寬、高壓擺率以及輸出軌至軌的特點,主要應用于 ADC?驅(qū)動器,單端/轉(zhuǎn)換,中頻和基
    的頭像 發(fā)表于 10-25 09:31 ?743次閱讀
    <b class='flag-5'>ADC</b><b class='flag-5'>驅(qū)動器</b>的理想之選:低噪聲全<b class='flag-5'>差</b>分運放SC7516

    CDC111LVPECL時鐘驅(qū)動器數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《CDC111LVPECL時鐘驅(qū)動器數(shù)據(jù)表.pdf》資料免費下載
    發(fā)表于 08-23 11:13 ?0次下載
    CDC111<b class='flag-5'>差</b><b class='flag-5'>分</b>LVPECL時鐘<b class='flag-5'>驅(qū)動器</b>數(shù)據(jù)表

    CDCVF111 1:9LVPECL時鐘驅(qū)動器數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《CDCVF111 1:9LVPECL時鐘驅(qū)動器數(shù)據(jù)表.pdf》資料免費下載
    發(fā)表于 08-21 09:13 ?0次下載
    CDCVF111 1:9<b class='flag-5'>差</b><b class='flag-5'>分</b>LVPECL時鐘<b class='flag-5'>驅(qū)動器</b>數(shù)據(jù)表

    ADS921x具有全ADC輸入驅(qū)動器的雙路同步采樣18位10MSPS SAR ADC數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《ADS921x具有全ADC輸入驅(qū)動器的雙路同步采樣18位10MSPS SAR ADC數(shù)據(jù)表.pdf》資料免費下載
    發(fā)表于 07-12 09:27 ?0次下載
    ADS921x具有全<b class='flag-5'>差</b><b class='flag-5'>分</b><b class='flag-5'>ADC</b>輸入<b class='flag-5'>驅(qū)動器</b>的雙路同步采樣18位10MSPS SAR <b class='flag-5'>ADC</b>數(shù)據(jù)表

    DS90LV027A LVDS雙通道高速驅(qū)動器數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《DS90LV027A LVDS雙通道高速驅(qū)動器數(shù)據(jù)表.pdf》資料免費下載
    發(fā)表于 07-05 11:29 ?0次下載
    DS90LV027A LVDS雙通道高速<b class='flag-5'>差</b><b class='flag-5'>分</b><b class='flag-5'>驅(qū)動器</b>數(shù)據(jù)表

    DS90LV027 LVDS雙通道高速驅(qū)動器數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《DS90LV027 LVDS雙通道高速驅(qū)動器數(shù)據(jù)表.pdf》資料免費下載
    發(fā)表于 07-05 11:25 ?0次下載
    DS90LV027 LVDS雙通道高速<b class='flag-5'>差</b><b class='flag-5'>分</b><b class='flag-5'>驅(qū)動器</b>數(shù)據(jù)表

    DS89C21CMOS線路驅(qū)動器和接收數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《DS89C21CMOS線路驅(qū)動器和接收數(shù)據(jù)表.pdf》資料免費下載
    發(fā)表于 07-05 09:57 ?0次下載
    DS89C21<b class='flag-5'>差</b><b class='flag-5'>分</b>CMOS線路<b class='flag-5'>驅(qū)動器</b>和接收<b class='flag-5'>器</b>數(shù)據(jù)表

    驅(qū)動器和接收 SN7534050 SN7534051 數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《雙驅(qū)動器和接收 SN7534050 SN7534051 數(shù)據(jù)表.pdf》資料免費下載
    發(fā)表于 06-27 10:17 ?0次下載
    雙<b class='flag-5'>差</b><b class='flag-5'>分</b><b class='flag-5'>驅(qū)動器</b>和接收<b class='flag-5'>器</b> SN7534050 SN7534051 數(shù)據(jù)表

    PECL驅(qū)動器/接收TB5T1數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《雙PECL驅(qū)動器/接收TB5T1數(shù)據(jù)表.pdf》資料免費下載
    發(fā)表于 06-27 09:36 ?0次下載
    雙<b class='flag-5'>差</b><b class='flag-5'>分</b>PECL<b class='flag-5'>驅(qū)動器</b>/接收<b class='flag-5'>器</b>TB5T1數(shù)據(jù)表

    SN75179B驅(qū)動器和接收對數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《SN75179B驅(qū)動器和接收對數(shù)據(jù)表.pdf》資料免費下載
    發(fā)表于 06-21 11:36 ?0次下載
    SN75179B<b class='flag-5'>差</b><b class='flag-5'>分</b><b class='flag-5'>驅(qū)動器</b>和接收<b class='flag-5'>器</b>對數(shù)據(jù)表

    SN75ALS181驅(qū)動器和接收對數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《SN75ALS181驅(qū)動器和接收對數(shù)據(jù)表.pdf》資料免費下載
    發(fā)表于 06-21 10:20 ?1次下載
    SN75ALS181<b class='flag-5'>差</b><b class='flag-5'>分</b><b class='flag-5'>驅(qū)動器</b>和接收<b class='flag-5'>器</b>對數(shù)據(jù)表

    SNx5ALS180驅(qū)動器和接收對數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《SNx5ALS180驅(qū)動器和接收對數(shù)據(jù)表.pdf》資料免費下載
    發(fā)表于 06-19 11:32 ?0次下載
    SNx5ALS180<b class='flag-5'>差</b><b class='flag-5'>分</b><b class='flag-5'>驅(qū)動器</b>和接收<b class='flag-5'>器</b>對數(shù)據(jù)表

    輸入ADC的單端到轉(zhuǎn)換驅(qū)動設(shè)計

    單端信號需要轉(zhuǎn)換成分信號,以便使用ADC進行轉(zhuǎn)換。這個就所謂的ADC驅(qū)動電路。 需要的結(jié)果為 Vp = Vcm + Vi/2 Vn = Vcm – Vi/2 這樣 Vp – Vn =
    的頭像 發(fā)表于 06-04 09:28 ?1338次閱讀
    <b class='flag-5'>差</b><b class='flag-5'>分</b>輸入<b class='flag-5'>ADC</b>的單端到<b class='flag-5'>差</b><b class='flag-5'>分</b>轉(zhuǎn)換<b class='flag-5'>器</b><b class='flag-5'>驅(qū)動</b>設(shè)計

    求助,為什么要在ADC的輸入前端放置ADC驅(qū)動器呢?

    我看到很多信號鏈的Demo原理圖里面都在對輸入的模擬信號進行調(diào)理后,先是經(jīng)過ADC驅(qū)動器再輸入到ADC輸入端口。我想請問一下為什么要加
    發(fā)表于 05-28 06:31
    主站蜘蛛池模板: 爽爽爽爽爽爽a成人免费视频 | 亚洲乱码卡一卡二卡三 | 性无码专区无码 | 亚洲成片在线观看12345ba | 伊人精品成人久久综合欧美 | 在线免费国产 | 高清国产美女在线观看 | 色婷婷色综合激情国产日韩 | 亚洲 欧美 自拍 卡通 综合 | 九九热国产 | 高清视频在线观看+免费 | 欧美日韩在线成人免费 | 久久久精品免费观看 | 三级视频在线 | 欧美日韩一区二区视频图片 | 欧美性狂猛bbbbbbxxxx | 日本三级强在线观看 | 1717国产精品久久 | 奇米影视9999 | 操久在线 | 色综合久久一区二区三区 | 国产小视频网站 | 午夜色网站 | 综合天天色 | 欧美激情αv一区二区三区 欧美激情第一欧美在线 | 天天曰天天干 | 99久久99久久久精品齐齐鬼色 | 国产papa | 色月| 色惰网站| 亚洲六月丁香六月婷婷花 | 中文字幕国产一区 | 久久精品视频观看 | 亚洲精品视频区 | 国产女主播精品大秀系列在线 | 天天拍天天干天天操 | 婷婷视频网站 | 久久亚洲综合色 | 视频黄色在线 | ccav在线永久免费看 | 激情综合网色播五月 |