ADSP-TS101S 300 MHz TigerSHARC處理器,內置6 Mb片內SRAM
數據:
ADSP-TS101S產品技術英文資料手冊
優勢和特點
- 靜態超標量架構,支持1、8、16和32位定點和浮點數據處理
- 高性能300 MHz、3.3 ns指令速率DSP內核
- 6 Mb片內SRAM,內部組織為三個庫,支持用戶自定義分割
- 14通道零開銷DMA控制器
- 增強型通信指令集,支持無線基礎設施應用,為TigerSHARC帶來完整的基帶處理能力
- 3個128位寬內部總線,使存儲器總帶寬達14.4 Gb/s
- 軟件無線電設計,使單一平臺支持多種無線通信標準
- 2個運算模塊支持單指令多數據(SIMD)運算,各內置1個ALU、乘法器、轉換器和32字寄存器文件
- 支持匯編和C語言編程
產品詳情
ADSP-TS101S是TigerSHARC處理器系列中的第一位成員。ADI公司的TigerSHARC處理器面向依賴多個處理器協作執行運算密集型實時功能的多種信號處理應用,非常適合視頻和通信市場,包括3G蜂窩和寬帶無線基站以及國防、醫療成像、工業儀器儀表等。ADSP-TS101S采用靜態超標量架構,集成RISC、VLIW和標準DSP功能。對定點和浮點數據類型的內在支持,再加上領先的多處理能力,給TigerSHARC處理器帶來了無與倫比的DSP性能。ADSP-TS101S的時鐘速率為300 MHz,具有業內最高的16位定點性能,32位1024浮點復合FFT時間為32.5 ms。
ADSP-TS101S性能:
高性能300MHz、3.3ns指令速率DSP內核每個周期執行8次16位MAC及40位累加或2次32位MAC及80位累加每個周期執行6次單精度浮點或24次16位定點運算(性能為1800 MFLOPS或7.2 GOPS)8周期指令流水線;3周期取指管線和5周期執行管線并行設計允許每周期最多執行4個32位指令ADSP-TS101S采用19mm X 19mm 和27mm×27mm低成本塑封球柵陣列封裝。TigerSHARC目前提供通用采樣版本。
方框圖