資料介紹
特性
- Two Line Receivers and Eight ('109) or Sixteen ('117) Line Drivers Meet or Exceed the Requirements of ANSI EIA/TIA-644 Standard
- Typical Data Signaling Rates to 400 Mbps or Clock Frequencies to 400 MHz
- Outputs Arranged in Pairs From Each Bank
- Enabling Logic Allows Individual Control of Each Driver Output Pair, Plus All Outputs
- Low-Voltage Differential Signaling With Typical Output Voltage of 350 mV and a 100-說明
The SN65LVDS109 and SN65LVDS117 are configured as two identical banks, each bank having one differential line receiver connected to either four ('109) or eight ('117) differential line drivers. The outputs are arranged in pairs having one output from each of the two banks. Individual output enables are provided for each pair of outputs and an additional enable is provided for all outputs.
The line receivers and line drivers implement the electrical characteristics of low-voltage differential signaling (LVDS). LVDS, as specified in EIA/TIA-644, is a data signaling technique that offers low power, low noise emission, high noise immunity, and high switching speeds. (Note: The ultimate rate and distance of data transfer is dependent upon the attenuation characteristics of the media, the noise coupling to the environment, and other system characteristics.
- SN65LVDS179、SN65LVDS180、SN65LVDS050和SN65LVDS051差分線路驅動器和接收器數據表
- SN65LVDS109/SN65LVDS117雙4端口和雙8端口LVDS中繼器數據表
- 高速差分線路接收器SNx5LVDS32 SN65LVDS3486 SN65LVDS9637數據表
- SN65LVDS33.SN65LVDT33.SN65LVDS34.SN65LVDT34高速差分接收器數據表
- SN65LVDS100,SN65LVDT100,SN65LV
- SN65LVDS348,SN65LVDT348,SN65LV
- SN55LVDS32,SN65LVDS32,SN65LVDS
- SN55LVDS31,SN65LVDS31,SN65LVDS
- SN65LVDS1050,pdf(High-Speed Di
- SN65LVDS104,SN65LVDS105,pdf(4-
- SN65LVDS1,SN65LVDS2,SN65LVDT2,
- SN65LVDS179-Q1,SN65LVDS180-Q1,
- SN65LVDS179,SN65LVDS180,SN65LV
- SN65LVDS22,SN65LVDM22,pdf(Dual
- SN65LVDS122,SN65LVDT122,pdf(1.
- 電平標準M-LVDS接口學習筆記 9869次閱讀
- LVDS信號的信號傳輸 1469次閱讀
- LVDS、接口和時序講解 8941次閱讀
- FPGA與LVDS信號兼容性分析方法 3961次閱讀
- 基于FPGA的LVDS屏幕接口應用 1w次閱讀
- 如何解決FPGA引腳與LVDS信號相連時兼容性的問題 1.1w次閱讀
- Altera的 LVDS 系統電路板設計 3350次閱讀
- 微雪電子SN65VHD230 CAN接口通信模塊簡介 4019次閱讀
- 飛凌嵌入式RGB轉LVDS模塊簡介 7701次閱讀
- 天嵌科技LVDS轉接板-TTL-LVDS轉接板規格 4089次閱讀
- 基于電流隔離模塊的LVDS接口電路設計 1361次閱讀
- LVDS與其他幾種邏輯電路的接口設計 5837次閱讀
- LVDS器件工作原理淺析 1.1w次閱讀
- 德州儀器推出超小型封裝的LVDS串行/解串器 2873次閱讀
- 基于LVDS的超高速ADC數據接收設計 7580次閱讀
下載排行
本周
- 1AN-1267: 使用ADSP-CM408F ADC控制器的電機控制反饋采樣時序
- 1.41MB | 5次下載 | 免費
- 2AN158 GD32VW553 Wi-Fi開發指南
- 1.51MB | 2次下載 | 免費
- 3Multisim的上百個仿真實例資料合集
- 12.34 MB | 1次下載 | 10 積分
- 4嵌入式軟件開發符合ISO 26262 功能安全標準
- 1.61 MB | 1次下載 | 免費
- 5AN148 GD32VW553射頻硬件開發指南
- 2.07MB | 1次下載 | 免費
- 6PZT驅動開關電路
- 0.09 MB | 1次下載 | 免費
- 7選擇DSP處理器ADSP-2101與DSP16A的注意事項
- 728.91KB | 次下載 | 免費
- 8EE-23:AD1847/ADSP-2181環回示例,使用單個索引寄存器實現SPORT自動緩沖
- 22.82KB | 次下載 | 免費
本月
- 1ADI高性能電源管理解決方案
- 2.43 MB | 452次下載 | 免費
- 2免費開源CC3D飛控資料(電路圖&PCB源文件、BOM、
- 5.67 MB | 139次下載 | 1 積分
- 3基于STM32單片機智能手環心率計步器體溫顯示設計
- 0.10 MB | 132次下載 | 免費
- 4美的電磁爐維修手冊大全
- 1.56 MB | 24次下載 | 5 積分
- 5如何正確測試電源的紋波
- 0.36 MB | 19次下載 | 免費
- 6感應筆電路圖
- 0.06 MB | 10次下載 | 免費
- 7LZC3106G高性能諧振控制器中文手冊
- 1.29 MB | 9次下載 | 1 積分
- 8萬用表UT58A原理圖
- 0.09 MB | 9次下載 | 5 積分
總榜
- 1matlab軟件下載入口
- 未知 | 935121次下載 | 10 積分
- 2開源硬件-PMP21529.1-4 開關降壓/升壓雙向直流/直流轉換器 PCB layout 設計
- 1.48MB | 420062次下載 | 10 積分
- 3Altium DXP2002下載入口
- 未知 | 233088次下載 | 10 積分
- 4電路仿真軟件multisim 10.0免費下載
- 340992 | 191367次下載 | 10 積分
- 5十天學會AVR單片機與C語言視頻教程 下載
- 158M | 183335次下載 | 10 積分
- 6labview8.5下載
- 未知 | 81581次下載 | 10 積分
- 7Keil工具MDK-Arm免費下載
- 0.02 MB | 73810次下載 | 10 積分
- 8LabVIEW 8.6下載
- 未知 | 65988次下載 | 10 積分
評論
查看更多