越來越多的代工廠提供5nm,Sondrel宣布將通過5nm設(shè)計(jì)工作來支持它們。以此為基礎(chǔ),它是為數(shù)眾多的7nm設(shè)計(jì)進(jìn)行錄音的少數(shù)設(shè)計(jì)公司之一。
Sondrel的首席執(zhí)行官兼創(chuàng)始人Graham Curren說:“我們是在這些先進(jìn)節(jié)點(diǎn)上從事三星和臺(tái)積電工作的為數(shù)不多的設(shè)計(jì)公司之一。首先,由于它們總是非常大且復(fù)雜,在設(shè)計(jì)中需要數(shù)十億個(gè)門,因此需要一大批經(jīng)驗(yàn)豐富的設(shè)計(jì)工程師組成的團(tuán)隊(duì)。例如,我們最近完成了16nm設(shè)計(jì),需要一百多人全職工作一年以上。通常僅在大型Blue-Chip公司中可用的資源部署。其次,我們擁有幾種7nm設(shè)計(jì)的專業(yè)知識(shí),這使我們?cè)诹私?nm要求的學(xué)習(xí)曲線上處于領(lǐng)先地位。”
移至5nm節(jié)點(diǎn)的關(guān)鍵驅(qū)動(dòng)力是由于距離的縮短而提高了操作速度,從而提高了性能。對(duì)于這些領(lǐng)先的芯片,這種性能上的提高可以證明轉(zhuǎn)向較小的節(jié)點(diǎn)是合理的,尤其是與硅面積減少相關(guān)的單位成本降低以及相同功能的功率需求更少時(shí)。
這些超小節(jié)點(diǎn)的設(shè)計(jì)復(fù)雜性需要理解和考慮的一個(gè)例子是,金屬層的電阻從低到高變化。在理想的設(shè)計(jì)中,具有較高電阻的較低,較薄的薄層可用于本地/短連接,而中層和高層可用于較長(zhǎng)距離。但是,在現(xiàn)實(shí)世界中,可能存在一些擁擠的區(qū)域,其中所有高,快速級(jí)別都已被充分利用,迫使該工具使用較低的較慢層,從而導(dǎo)致時(shí)序收斂問題,這是設(shè)計(jì)中必須解決的問題。
編輯:hfy
-
三星電子
+關(guān)注
關(guān)注
34文章
15888瀏覽量
182372 -
臺(tái)積電
+關(guān)注
關(guān)注
44文章
5755瀏覽量
169864 -
5nm
+關(guān)注
關(guān)注
1文章
342瀏覽量
26374 -
7nm
+關(guān)注
關(guān)注
0文章
267瀏覽量
35751
發(fā)布評(píng)論請(qǐng)先 登錄
蔚來5nm智駕芯片流片,車企智駕之戰(zhàn)一觸即發(fā)
芯動(dòng)科技獨(dú)家推出28nm/22nm LPDDR5/4 IP
今日看點(diǎn)丨蔚來自研全球首顆車規(guī)5nm芯片!;沃爾沃中國(guó)區(qū)啟動(dòng)裁員計(jì)劃
基于AMD Versal器件實(shí)現(xiàn)PCIe5 DMA功能

三星在4nm邏輯芯片上實(shí)現(xiàn)40%以上的測(cè)試良率
Cadence UCIe IP在Samsung Foundry的5nm汽車工藝上實(shí)現(xiàn)流片成功

DLP9500UV在355nm納秒激光器應(yīng)用的損傷閾值是多少?
消息稱臺(tái)積電3nm、5nm和CoWoS工藝漲價(jià),即日起效!
臺(tái)積電產(chǎn)能爆棚:3nm與5nm工藝供不應(yīng)求
今日看點(diǎn)丨 傳蘋果2025年采用自研Wi-Fi芯片 臺(tái)積電7nm制造;富士膠片開始銷售用于半導(dǎo)體EUV光刻的材料
AI芯片驅(qū)動(dòng)臺(tái)積電Q3財(cái)報(bào)亮眼!3nm和5nm營(yíng)收飆漲,毛利率高達(dá)57.8%

所謂的7nm芯片上沒有一個(gè)圖形是7nm的

評(píng)論