隨5G、物聯網、電動車蓬勃發展,對于低功耗要求越來越高,功率半導體成為這些產業勢不可擋的必備組件。宜特(TWSE: 3289)晶圓后端工藝廠的晶圓減薄能力也隨之精進。宜特今(1/6)宣布,晶圓后端工藝廠(竹科二廠),通過客戶肯定,成功開發晶圓減薄達1.5mil(38um)技術,技術門坎大突破。同時,為更專注服務國際客戶,即日起成立宜錦股份有限公司(Prosperity Power Technology Inc)。
使用控片測得2mil、1.5 mil、1.5 mil優化條件后的損壞層厚度及TEM分析宜特指出,功率半導體進行“減薄”,一直都是改善工藝,使得功率組件實現“低功耗、低輸入阻抗”最直接有效的方式。晶圓減薄除了有效減少后續封裝材料體積外,還可因降低RDS(on)(導通阻抗)進而減少熱能累積效應,以增加芯片的使用壽命。
但如何在減薄工藝中降低晶圓厚度,又同時兼顧晶圓強度,避免破片率居高不下之風險自晶圓減薄最大的風險。
為解決此風險,iST宜特領先業界,已完成2mil(50um)、1.5mil(38um),甚至到0.4mil(10um)減薄技術開發,iST宜特更藉由特殊的優化工藝,在降低晶圓厚度的同時,也兼顧晶圓強度,可將研磨損傷層(Damage layer)降到最低。
責任編輯:xj
-
半導體
+關注
關注
334文章
27790瀏覽量
223184 -
晶圓
+關注
關注
52文章
4990瀏覽量
128364 -
宜特科技
+關注
關注
0文章
5瀏覽量
8788
發布評論請先 登錄
相關推薦
晶圓背面涂敷工藝對晶圓的影響
![<b class='flag-5'>晶</b><b class='flag-5'>圓</b>背面涂敷工藝對<b class='flag-5'>晶</b><b class='flag-5'>圓</b>的影響](https://file1.elecfans.com/web3/M00/00/DC/wKgZPGdOqFyAFwC5AACoeBgifsw605.png)
晶圓的TTV,BOW,WARP,TIR是什么?
![<b class='flag-5'>晶</b><b class='flag-5'>圓</b>的TTV,BOW,WARP,TIR是什么?](https://file1.elecfans.com/web3/M00/00/DC/wKgZPGdOqFyAFwC5AACoeBgifsw605.png)
![](https://file1.elecfans.com/web3/M00/01/C8/wKgZO2dX_7yAG-aSAAZKcMuv5G4600.png)
評論