在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

AI優(yōu)化的FPGA和GPU的芯片級(jí)對(duì)比

FPGA之家 ? 來(lái)源:FPGA之家 ? 作者:FPGA之家 ? 2021-03-29 14:15 ? 次閱讀

本部分,我們就跟隨作者一起看看Intel Stratix10 NX和Nvidia在這個(gè)領(lǐng)域的利器T4以及V100之間的對(duì)比,過(guò)程分為芯片級(jí)對(duì)比以及系統(tǒng)級(jí)對(duì)比。

本部分一起先來(lái)看看芯片級(jí)對(duì)比

首先來(lái)看下我們的GPU對(duì)手——Nvidia T4和V100分別有320個(gè)和640個(gè)張量核(專門用于AI工作負(fù)載的矩陣乘法引擎)

Nvidia Tesla T4

Nvidia Tesla V100

下面表格總結(jié)了與Stratix10 NX和這些同代工藝GPU的關(guān)鍵指標(biāo)對(duì)比。 就die尺寸來(lái)說(shuō),V100是Nvidia最大的12nm GPU,幾乎比T4大50%,而Stratix10 NX比兩種GPU都小。

36bc17bc-8ecc-11eb-8b86-12bb97331649.png

首先,文章使用GPU最擅長(zhǎng)處理的工作負(fù)載:通用矩陣乘(GEMM)來(lái)跑GPU的benchmark(什么是GEMM請(qǐng)移步https://spatial-lang.org/gemm),為了測(cè)量最佳的GPU性能,對(duì)每個(gè)器件使用最新的library,這些庫(kù)不會(huì)出錯(cuò),并且分別在使用和不使用張量核的情況下測(cè)試性能。對(duì)于fp32和fp16實(shí)驗(yàn),分別使用CUDA10.0和10.2的CuBLAS庫(kù)進(jìn)行V100和T4。對(duì)于int8,我們使用CUDA10.2中的cuBLASLt庫(kù),這樣可以比cuBLAS庫(kù)獲得更高的int8性能。文章使用Nvidia的官方(高度優(yōu)化)的cuDNN kernel來(lái)處理DL工作負(fù)載,并且分別對(duì)V100和T4使用了從cuDNN7.6.2和7.6.5。 (cuBLAS API,從cuda6.0開(kāi)始;cuBLASLt API,從cuda10.1開(kāi)始)

cuDNN庫(kù)不支持int8計(jì)算kernel,但它們支持將所有模型權(quán)重保存在片上內(nèi)存中。對(duì)于每個(gè)工作負(fù)載、問(wèn)題大小和序列長(zhǎng)度,文章在兩種GPU上運(yùn)行了所有可能的配置組合,如精度{fp32、fp16、int8}、計(jì)算樣式{persistent、non-persistent}、張量核心設(shè)置{enable、disable}。然后,選擇最佳的性能,來(lái)和Stratix10 NX的NPU進(jìn)行比較。 這里因?yàn)槭切酒?jí)對(duì)比,所以只考慮了芯核的計(jì)算效率,不包括任何初始化、芯核啟動(dòng)或主機(jī)-GPU數(shù)據(jù)傳輸開(kāi)銷。

下圖給出了T4和V100 GPU上fp32、fp16和int8精度的GEMM benchmark測(cè)試結(jié)果。結(jié)果表明,相對(duì)于張量核禁用情況(藍(lán)線),啟用張量核(紅線) 可以顯著提高GPU在GEMM上的性能。

3735e1d2-8ecc-11eb-8b86-12bb97331649.png

然而,一個(gè)普遍的趨勢(shì)是,張量核雖然是為GEMM設(shè)計(jì)的,但在矩陣大小為2048或以下情況時(shí)的利用效率明顯不如峰值情況(紅色虛線)。因此要實(shí)現(xiàn)高利用率,除非工作負(fù)載中的矩陣大小非常大,而這在實(shí)際DL工作負(fù)載中并不常見(jiàn)。T4和V100上的張量核都不支持fp32的精度,而是在執(zhí)行乘法運(yùn)算之前,將fp32數(shù)據(jù)轉(zhuǎn)換為fp16。相對(duì)于純fp16 GEMM,這種數(shù)據(jù)轉(zhuǎn)換開(kāi)銷降低了張量核性能。另一個(gè)有趣的情況是,當(dāng)T4張量核在int8模式下工作時(shí),它們需要將輸入矩陣從標(biāo)準(zhǔn)的行/列主要格式轉(zhuǎn)換為特定于張量核的布局。因此,即使在處理非常大的8192×8192矩陣時(shí),在張量核(沒(méi)有標(biāo)記的紅線)上實(shí)現(xiàn)的int8性能還不到峰值性能的45%。

為了更好地理解這種數(shù)據(jù)轉(zhuǎn)換的開(kāi)銷,文章還進(jìn)行了一個(gè)額外的實(shí)驗(yàn),在這個(gè)實(shí)驗(yàn)中,對(duì)張量核進(jìn)行了特殊布局(帶有標(biāo)記的紅線)。即使不算矩陣布局變化的開(kāi)銷,對(duì)于4096×4096及以下的矩陣大小,張量核利用率也小于40%,在6144×6144矩陣中利用率達(dá)到最高為72%。

下面來(lái)看看FPGA上的情況,上圖(Fig.6)的右上角那張圖比較了Stratix10 NX上的NPU性能與具有int8張量核的T4 GPU的性能。為了公平地比較,文章禁用了NPU兩個(gè)輸入矩陣其中一個(gè)的矩陣布局變換,只保留了對(duì)另一個(gè)輸入以及輸出矩陣的布局變換(因?yàn)镹PU以標(biāo)準(zhǔn)格式使用和生成這些矩陣)。

雖然NPU是為矩陣向量運(yùn)算而設(shè)計(jì)的,但它在GEMM工作負(fù)載上仍然實(shí)現(xiàn)了與T4相似的性能,其矩陣大小從512到3072不等(最大的矩陣可以fit進(jìn)片上BRAM)。

最后,一起看看頂級(jí)FPGA和GPU的PK結(jié)果。下圖(Fig.7)將文章在Stratix10 NX上增強(qiáng)型NPU的性能與T4和V100的最佳性能進(jìn)行比較。對(duì)于比較小的batch-3和batch-6情況,F(xiàn)PGA性能總是顯著高于兩個(gè)GPU。FPGA在batch-6(其設(shè)計(jì)為:雙核batch-3)中表現(xiàn)最好,平均性能分別是T4和V100的24.2x和11.7x。

與batch-6相比,F(xiàn)PGA在batch-3上的性能較低,因?yàn)閮蓚€(gè)核中的一個(gè)完全空閑。然而,它仍然比T4和V100分別平均快了22.3x和9.3x。在batch size高于6時(shí),如果batch size不能被6整除,則NPU可能不能被充分利用。例如,在batch size為8、32和256的情況下,NPU最多可以達(dá)到其batch-6性能的67%、89%和99%,而batch size為12、36和258(上圖中的虛線所示)可以達(dá)到100%的效率。在32輸入的中等batch size情況下,NX仍然比T4具有更好的性能,并且與V100性能相當(dāng)。

即使在比較大的batch size情況下,NX的性能也比T4高58%,只比die size更大(大將近一倍)的V100低30%。這些結(jié)果表明,人工智能優(yōu)化的FPGA在低batch實(shí)時(shí)推理中不僅可以實(shí)現(xiàn)比GPU好一個(gè)數(shù)量級(jí)的性能,而且可以在放寬延遲約束下的高batch推理中和GPU匹敵。上圖(Fig.7)中的右下角圖總結(jié)了不同batch size情況下NX相對(duì)于CPU的平均加速情況。

上圖(Fig.7)中的右上角圖顯示了與不同batch大小下的兩個(gè)GPU相比,NX的平均利用率。NX在batch-6中的平均利用率為37.1%,而T4和V100分別僅為1.5%和3%。GPU張量核并非直接互連,它們只能接收來(lái)自本地核內(nèi)寄存器文件的輸入。因此,每個(gè)GPU張量核都必須發(fā)送它的partial result到全局內(nèi)存中,并與其他張量核同步,以結(jié)合這些partial result。然后GPU從全局內(nèi)存中讀取組合好的矢量來(lái)執(zhí)行進(jìn)一步的操作,如激活函數(shù)(activation functions)。

較高的batch size可以攤銷這種同步延遲,但即使在batch-256情況下,T4和V100的利用率分別只有13.3%和17.8%。 另一方面,F(xiàn)PGA在架構(gòu)上也更具優(yōu)勢(shì),其在張量塊之間有專用的用來(lái)做減法的互連, FPGA的可編程布線資源還允許將MVU tile和矢量單元級(jí)引擎級(jí)聯(lián)起來(lái)進(jìn)行直接通信,減少了像GPU中那樣必須通過(guò)內(nèi)存通信的情況。

綜上可以看到,F(xiàn)PGA依靠架構(gòu)優(yōu)勢(shì)和超高的資源利用率,在AI性能PK上對(duì)GPU形成了強(qiáng)勁挑戰(zhàn)。下一篇,我們?cè)賮?lái)一起看看從系統(tǒng)角度,F(xiàn)PGA和GPU的對(duì)比情況以及功耗方面的分析。

原文標(biāo)題:讀《超越巔峰性能:AI優(yōu)化的FPGA和GPU真實(shí)性能對(duì)比》:芯對(duì)芯

文章出處:【微信公眾號(hào):FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

責(zé)任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1643

    文章

    21985

    瀏覽量

    615037
  • AI
    AI
    +關(guān)注

    關(guān)注

    88

    文章

    34519

    瀏覽量

    276008

原文標(biāo)題:讀<超越巔峰性能:AI優(yōu)化的FPGA和GPU真實(shí)性能對(duì)比>:芯對(duì)芯

文章出處:【微信號(hào):zhuyandz,微信公眾號(hào):FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    ESD技術(shù)文檔:芯片級(jí)ESD與系統(tǒng)級(jí)ESD測(cè)試標(biāo)準(zhǔn)介紹和差異分析

    ESD技術(shù)文檔:芯片級(jí)ESD與系統(tǒng)級(jí)ESD測(cè)試標(biāo)準(zhǔn)介紹和差異分析
    的頭像 發(fā)表于 05-15 14:25 ?703次閱讀
    ESD技術(shù)文檔:<b class='flag-5'>芯片級(jí)</b>ESD與系統(tǒng)<b class='flag-5'>級(jí)</b>ESD測(cè)試標(biāo)準(zhǔn)介紹和差異分析

    提升AI訓(xùn)練性能:GPU資源優(yōu)化的12個(gè)實(shí)戰(zhàn)技巧

    在人工智能與機(jī)器學(xué)習(xí)技術(shù)迅速發(fā)展的背景下,GPU計(jì)算資源的高效利用已成為關(guān)鍵技術(shù)指標(biāo)。優(yōu)化GPU資源分配不僅能顯著提升模型訓(xùn)練速度,還能實(shí)現(xiàn)計(jì)算成本的有效控制。根據(jù)AI基礎(chǔ)設(shè)施聯(lián)盟2
    的頭像 發(fā)表于 05-06 11:17 ?379次閱讀
    提升<b class='flag-5'>AI</b>訓(xùn)練性能:<b class='flag-5'>GPU</b>資源<b class='flag-5'>優(yōu)化</b>的12個(gè)實(shí)戰(zhàn)技巧

    概倫電子芯片級(jí)HBM靜電防護(hù)分析平臺(tái)ESDi介紹

    ESDi平臺(tái)是一款先進(jìn)的芯片級(jí)ESD(靜電防護(hù))驗(yàn)證平臺(tái),為設(shè)計(jì)流程的各個(gè)階段提供定制化解決方案。該平臺(tái)包括原理圖級(jí)HBM(人體模型)檢查工具ESDi-SC,芯片級(jí)HBM檢查工具ESDi,和適用于多線程仿真的
    的頭像 發(fā)表于 04-22 10:25 ?306次閱讀
    概倫電子<b class='flag-5'>芯片級(jí)</b>HBM靜電防護(hù)分析平臺(tái)ESDi介紹

    FPGA+AI王炸組合如何重塑未來(lái)世界:看看DeepSeek東方神秘力量如何預(yù)測(cè)......

    正以550萬(wàn)美元的"拼多多模式",沖擊萬(wàn)億級(jí)市場(chǎng)格局。 在AI時(shí)代,FPGAAI的結(jié)合正在重塑未來(lái)的芯片生態(tài),主要體
    發(fā)表于 03-03 11:21

    當(dāng)我問(wèn)DeepSeek AI爆發(fā)時(shí)代的FPGA是否重要?答案是......

    FPGA的硬件級(jí)并行處理能力使其在實(shí)時(shí)性要求極高的應(yīng)用中表現(xiàn)出色,如自動(dòng)駕駛、實(shí)時(shí)視頻分析等。這些場(chǎng)景需要快速處理大量數(shù)據(jù)并做出即時(shí)決策,FPGA能夠以極低的延遲完成任務(wù)。 ? 高能效比:與CPU和
    發(fā)表于 02-19 13:55

    芯閱科技發(fā)布芯片級(jí)水質(zhì)傳感器

    、準(zhǔn)確地反映水質(zhì)狀況。更重要的是,該批產(chǎn)品首創(chuàng)性地解決了原位長(zhǎng)期在線水質(zhì)物理、化學(xué)數(shù)據(jù)的收集難題,為水環(huán)境監(jiān)測(cè)提供了更為便捷、高效的方式。 芯閱科技的這款芯片級(jí)水質(zhì)傳感器主要應(yīng)用于海洋生態(tài)保護(hù)、海洋牧場(chǎng)建設(shè)等領(lǐng)
    的頭像 發(fā)表于 02-11 10:14 ?405次閱讀

    ASIC和GPU的原理和優(yōu)勢(shì)

    ? 本文介紹了ASIC和GPU兩種能夠用于AI計(jì)算的半導(dǎo)體芯片各自的原理和優(yōu)勢(shì)。 ASIC和GPU是什么 ASIC和GPU,都是用于計(jì)算功能
    的頭像 發(fā)表于 01-06 13:58 ?1524次閱讀
    ASIC和<b class='flag-5'>GPU</b>的原理和優(yōu)勢(shì)

    芯片級(jí)封裝的bq24165/166/16評(píng)估模塊

    電子發(fā)燒友網(wǎng)站提供《芯片級(jí)封裝的bq24165/166/16評(píng)估模塊.pdf》資料免費(fèi)下載
    發(fā)表于 12-18 14:56 ?0次下載
    <b class='flag-5'>芯片級(jí)</b>封裝的bq24165/166/16評(píng)估模塊

    行業(yè)首個(gè)芯片級(jí)游戲技術(shù),OPPO「風(fēng)馳游戲內(nèi)核」正式亮相一加游戲大會(huì)

    獨(dú)家自研芯片級(jí)游戲技術(shù)「風(fēng)馳游戲內(nèi)核」,深入芯片底層,實(shí)現(xiàn)芯片性能供給與游戲性能需求的精準(zhǔn)平衡,在功耗、溫度和畫質(zhì)三方面體驗(yàn)全面提升,堪比一次芯片的自我迭代。「風(fēng)馳
    的頭像 發(fā)表于 12-13 10:20 ?610次閱讀
    行業(yè)首個(gè)<b class='flag-5'>芯片級(jí)</b>游戲技術(shù),OPPO「風(fēng)馳游戲內(nèi)核」正式亮相一加游戲大會(huì)

    一加將首發(fā)芯片級(jí)游戲技術(shù) 帶來(lái)極致手游體驗(yàn)

    一加即將召開(kāi)一場(chǎng)盛大的游戲盛會(huì),屆時(shí)將揭曉其最新旗艦手機(jī)系列。中國(guó)區(qū)總裁李杰在采訪中透露,一加團(tuán)隊(duì)在移動(dòng)游戲技術(shù)領(lǐng)域取得了重大進(jìn)展,推出了一種創(chuàng)新的“芯片級(jí)游戲優(yōu)化技術(shù)”。這項(xiàng)技術(shù)不僅對(duì)硬件適配
    的頭像 發(fā)表于 12-11 15:51 ?659次閱讀

    NPU與GPU的性能對(duì)比

    它們?cè)诓煌瑧?yīng)用場(chǎng)景下的表現(xiàn)。 一、設(shè)計(jì)初衷與優(yōu)化方向 NPU : 專為加速AI任務(wù)而設(shè)計(jì),包括深度學(xué)習(xí)和推理。 針對(duì)神經(jīng)網(wǎng)絡(luò)的計(jì)算模式進(jìn)行了優(yōu)化,能夠高效地執(zhí)行矩陣乘法、卷積等操作。 擁有眾多小型處理單元,配備專門的內(nèi)存體系結(jié)構(gòu)
    的頭像 發(fā)表于 11-14 15:19 ?3956次閱讀

    瑞沃微:一文詳解CSP(Chip Scale Package)芯片級(jí)封裝工藝

    在半導(dǎo)體技術(shù)的快速發(fā)展中,封裝技術(shù)作為連接芯片與外部世界的橋梁,其重要性不言而喻。CSP(Chip Scale Package),即芯片級(jí)封裝技術(shù),正是近年來(lái)備受矚目的一種先進(jìn)封裝技術(shù)。今天,請(qǐng)跟隨瑞沃微的腳步,一起深入了解CSP芯片級(jí)
    的頭像 發(fā)表于 11-06 10:53 ?3036次閱讀
    瑞沃微:一文詳解CSP(Chip Scale Package)<b class='flag-5'>芯片級(jí)</b>封裝工藝

    實(shí)現(xiàn)芯片級(jí)封裝的最佳熱性能

    電子發(fā)燒友網(wǎng)站提供《實(shí)現(xiàn)芯片級(jí)封裝的最佳熱性能.pdf》資料免費(fèi)下載
    發(fā)表于 10-15 10:22 ?0次下載
    實(shí)現(xiàn)<b class='flag-5'>芯片級(jí)</b>封裝的最佳熱性能

    解決芯片級(jí)功率MOSFET的組裝問(wèn)題

    電子發(fā)燒友網(wǎng)站提供《解決芯片級(jí)功率MOSFET的組裝問(wèn)題.pdf》資料免費(fèi)下載
    發(fā)表于 08-27 11:17 ?0次下載
    解決<b class='flag-5'>芯片級(jí)</b>功率MOSFET的組裝問(wèn)題

    自動(dòng)駕駛?cè)笾髁?b class='flag-5'>芯片架構(gòu)分析

    當(dāng)前主流的AI芯片主要分為三類,GPUFPGA、ASIC。GPUFPGA均是前期較為成熟的
    的頭像 發(fā)表于 08-19 17:11 ?2296次閱讀
    自動(dòng)駕駛?cè)笾髁?b class='flag-5'>芯片</b>架構(gòu)分析
    主站蜘蛛池模板: 高h肉肉视频在线播放观看 高黄视频 | 免费在线观看大片影视大全 | 国产aaaaaa | 三级黄色在线观看 | 九九精品久久久久久噜噜 | 亚洲深夜 | 欧美三级免费看 | 亚洲成人激情电影 | 丁香五月缴情综合网 | 天天色成人 | 在线播放亚洲视频 | 天天操天天舔天天射 | 国内露脸夫妇交换精品 | 国产女乱淫真高清免费视频 | 久久夜色精品 | 伊人网站在线 | 久久精品网站免费观看 | 国产gav成人免费播放视频 | 亚洲第一页国产 | 色视频2| 国产精品一区二区三区四区 | 久久亚洲免费视频 | 日本一视频一区视频二区 | 100000免费啪啪18免进 | 亚洲 欧美 日韩 综合 | 欧美xxxx日本 | 久久做| 亚洲香蕉影视在线播放 | freesexvideo性欧美医生护士 | 午夜视频在线观看免费观看在线观看 | 亚洲精品美女 | 五月婷婷六月婷婷 | 亚洲福利秒拍一区二区 | 国产高清在线视频 | 日本三级黄 | 午夜性影院 | 亚洲日本视频 | 亚州黄色网址 | 欧美午夜在线观看 | 被啪漫画羞羞漫画 | 99久精品|