在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

Xilinx FPGA平臺DDR3設計保姆式教程(六)

C29F_xilinx_inc ? 來源:賽靈思 ? 作者:賽靈思 ? 2022-02-26 17:34 ? 次閱讀

實驗目的:

為了更方便的對DDR讀寫,我們對DDR再次封裝成可復用的讀寫模塊。

一、前言

因為DDR3是半雙工,所以DDR讀寫模塊應該包括三部分內容:

ddr3_top.v :

1. ddr3讀操作子模塊

2. ddr3寫操作子模塊

3. ddr3讀/寫仲裁模塊

但是在實際項目使用時,DDR都要根據實際需求來進行讀寫操作,所以本文旨在提供一種思路,將讀/寫/仲裁合在一個模塊,實際使用當結合具體情況而定。

實現目標: 給出(寫請求、寫長度、寫數據、寫地址)就寫入ddr3,給出(讀請求、讀長度、讀地址)就從ddr3讀相應數量的數據出來。

二、方案設計

2.1 系統框圖

Xilinx FPGA平臺DDR3設計保姆式教程(六)

2.2設計狀態機

Xilinx FPGA平臺DDR3設計保姆式教程(六)

2.3代碼實現

代碼都是浮云~

記得帶我入門的老師傅說過:只寫代碼,那是碼農干的~

重點是方案,是思路~

2.4仿真驗證

寫入200個數,1-200;

讀出100個數,1-100;

驗證成功。

三、其他

本章寫的比較簡略,主要參考黑金教程而來。實際使用正如文章開始所說,視具體情況而定。

1. ddr讀寫大都以FIFO作銜接,方便操作;

2. 讀寫操作按照時序圖操作就ok,主要設計讀寫仲裁方案。

3.1后記

本章確實寫的比較簡陋,原因一是使用情況具體分析;二是時間耽擱太久了,還有很多東西需要學習;先把DDR放一放,后面有更深的理解的時候再來補充。

DDR3系列算是筆者第一個完整的系列文章,整理的同時順便加深自己理解,有點愛上寫博客了~

終于結束這個篇章了,這周末開始GTX接口系列文章的整理!

審核編輯:湯梓紅

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1643

    文章

    21985

    瀏覽量

    615000
  • 封裝
    +關注

    關注

    128

    文章

    8579

    瀏覽量

    144944
  • Xilinx
    +關注

    關注

    73

    文章

    2184

    瀏覽量

    124544
收藏 人收藏

    評論

    相關推薦
    熱點推薦

    在Vivado調用MIG產生DDR3的問題解析

    下面是調用的DDR3模塊的,模塊的倒數第二行是,模塊的時鐘輸入,時鐘源來自PLL產生的系統時鐘的倍頻。
    的頭像 發表于 05-03 10:21 ?469次閱讀
    在Vivado調用MIG產生<b class='flag-5'>DDR3</b>的問題解析

    TPS51116 完整的DDR、DDR2、DDR3DDR3L、LPDDR3DDR4 電源解決方案同步降壓控制器數據手冊

    TPS51116為 DDR/SSTL-2、DDR2/SSTL-18、DDR3/SSTL-15、DDR3L、LPDDR3
    的頭像 發表于 04-29 16:38 ?323次閱讀
    TPS51116 完整的<b class='flag-5'>DDR</b>、<b class='flag-5'>DDR</b>2、<b class='flag-5'>DDR3</b>、<b class='flag-5'>DDR3</b>L、LPDDR<b class='flag-5'>3</b> 和 <b class='flag-5'>DDR</b>4 電源解決方案同步降壓控制器數據手冊

    DDR模塊的PCB設計要點

    在高速PCB設計中,DDR模塊是絕對繞不過去的一關。無論你用的是DDR、DDR2還是DDR3,只要設計不規范,后果就是——信號反射、時序混亂、系統頻繁死機。
    的頭像 發表于 04-29 13:51 ?926次閱讀
    <b class='flag-5'>DDR</b>模塊的PCB設計要點

    TPS51216-EP 增強型產品 完整的 DDR2、DDR3DDR3L 內存電源解決方案 同步降壓控制器數據手冊

    TPS51216-EP 以最低的總成本和最小的空間為 DDR2、DDR3DDR3L 內存系統提供完整的電源。它將同步降壓穩壓控制器 (VDDQ) 與 2A 灌/拉跟蹤 LDO (VTT) 和緩
    的頭像 發表于 04-26 11:12 ?258次閱讀
    TPS51216-EP 增強型產品 完整的 <b class='flag-5'>DDR</b>2、<b class='flag-5'>DDR3</b> 和 <b class='flag-5'>DDR3</b>L 內存電源解決方案 同步降壓控制器數據手冊

    DDR3 SDRAM配置教程

    DDR3 SDRAM(Double-Data-Rate ThreeSynchronous Dynamic Random Access Memory)是DDR SDRAM的第三代產品,相較于DDR2,
    的頭像 發表于 04-10 09:42 ?2430次閱讀
    <b class='flag-5'>DDR3</b> SDRAM配置教程

    燦芯半導體推出DDR3/4和LPDDR3/4 Combo IP

    燦芯半導體(上海)股份有限公司(燦芯股份,688691)宣布推出基于28HKD 0.9V/2.5V 平臺DDR3/4, LPDDR3/4 Combo IP。該IP具備廣泛的協議兼容性,支持D
    的頭像 發表于 03-21 16:20 ?392次閱讀

    DDR內存控制器的架構解析

    DDR內存控制器是一個高度集成的組件,支持多種DDR內存類型(DDR2、DDR3、DDR3L、LPDDR2),并通過精心設計的架構來優化內存
    的頭像 發表于 03-05 13:47 ?1450次閱讀
    <b class='flag-5'>DDR</b>內存控制器的架構解析

    三大內存原廠或將于2025年停產DDR3/DDR4

    據報道,業內人士透露,全球三大DRAM內存制造商——三星電子、SK海力士和美光,有望在2025年內正式停產已有多年歷史的DDR3DDR4兩代內存。 隨著技術的不斷進步和消費級平臺的更新換代
    的頭像 發表于 02-19 11:11 ?1381次閱讀

    基于Xilinx ZYNQ7000 FPGA嵌入開發實戰指南

    電子發燒友網站提供《基于Xilinx ZYNQ7000 FPGA嵌入開發實戰指南.pdf》資料免費下載
    發表于 12-10 15:31 ?34次下載

    DDR3、DDR4、DDR5的性能對比

    DDR3DDR4、DDR5是計算機內存類型的不同階段,分別代表第三代、第四代和第五代雙倍數據速率同步動態隨機存取存儲器(SDRAM)。以下是它們之間的性能對比: 一、速度與帶寬 DDR3
    的頭像 發表于 11-29 15:08 ?9344次閱讀

    如何選擇DDR內存條 DDR3DDR4內存區別

    隨著技術的不斷進步,計算機內存技術也在不斷發展。DDR(Double Data Rate)內存條作為計算機的重要組成部分,其性能直接影響到電腦的運行速度和穩定性。DDR3DDR4是目前市場上最常
    的頭像 發表于 11-20 14:24 ?5556次閱讀

    【米爾-Xilinx XC7A100T FPGA開發板試用】+01.開箱(zmj)

    推出的MYC-J7A100T核心板及開發板是基于Xilinx Artix-7系列XC7A100T的開發平臺,FPGA工業芯,兼容國產PG2L100H: XC7A100T-2FGG484I具有高度
    發表于 11-12 15:45

    Xilinx 7系列FPGA PCIe Gen3的應用接口及特性

    Xilinx7系列FPGA集成了新一代PCI Express集成塊,支持8.0Gb/s數據速率的PCI Express 3.0。本文介紹了7系列FPGA PCIe Gen3的應用接口及
    的頭像 發表于 11-05 15:45 ?2793次閱讀
    <b class='flag-5'>Xilinx</b> 7系列<b class='flag-5'>FPGA</b> PCIe Gen<b class='flag-5'>3</b>的應用接口及特性

    DDR3寄存器和PLL數據表

    電子發燒友網站提供《DDR3寄存器和PLL數據表.pdf》資料免費下載
    發表于 08-23 11:06 ?2次下載
    <b class='flag-5'>DDR3</b>寄存器和PLL數據表

    基于FPGADDR3多端口讀寫存儲管理設計

    的Kintex7系列XC7K410T FPGA芯片和兩片Micron公司的MT41J128M16 DDR3 SDRAM芯片為硬件平臺,設計并實現了基于FPGA的視頻圖形顯示系統的
    發表于 06-26 18:13
    主站蜘蛛池模板: 99久久精品费精品国产一区二 | 婷婷视频网 | avtt天堂网永久资源 | 国产亚洲精品久久午夜 | 天堂在线www网亚洲 天堂在线观看 | 国产乱理论片在线观看理论 | 成人国产永久福利看片 | 亚洲视频在线一区 | 三级亚洲 | 色播欧美 | 成人午夜大片免费7777 | 国产亚洲精品久久久极品美女 | 国产小视频在线高清播放 | 可以免费看黄的网站 | 午夜三级网 | 狠狠干人人干 | 欧美精品首页 | 亚洲综合色色图 | 亚洲最新在线观看 | 黄色大片aa| 国产最好的精华液网站 | 免费网站直接看 | 成人一级毛片 | 日本午夜片成年www 日本午夜三级 | 一级欧美在线的视频 | 加勒比精品视频 | 欧美伊人久久综合网 | 国产午夜毛片一区二区三区 | 四虎影院www | 国产精品自线在线播放 | 四虎美女 | 天天精品视频在线观看资源 | 久久成人综合网 | 一级片a级片 | 国产一区二区三区夜色 | 色视频免费看 | 色站视频| 日日日天天射天天干视频 | 久久久精品2021免费观看 | 国模小丫大尺度啪啪人体 | 香蕉久久夜色精品国产小说 |