在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

FPGA配置基本介紹

FPGA設計論壇 ? 來源:FPGA設計論壇 ? 作者:FPGA設計論壇 ? 2022-11-25 11:36 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

FPGA配置基本介紹

CPLD不同,FPGA是基于門陣列方式為用戶提供可編程資源的,其內部邏輯結構的形成是由配置數據決定的。FPGA的配置方式分為主動式和被動式。

1配置引腳

FPGA的配置引腳可分為兩類:專用配置引腳和非專用配置引腳。專用配置引腳只有在配置時起作用,而非專用配置引腳在配置完成后則可以作為普通的I/O口使用。

專用的配置引腳有:配置模式腳M2、M1、M0;配置時鐘CCLK;配置邏輯異步復位PROG,啟動控制DONE及邊界掃描TDI,TDO,TMS,TCK。非專用配置引腳有Din,D0:D7,CS,WRITE,BUSY,INIT。

在不同的配置模式下,配置時鐘CCLK可由FPGA內部產生,也可以由外部控制電路提供。

2配置過程

(1)初始化

系統上電后,如果FPGA滿足以下條件:Bank2的I/O輸出驅動電壓Vcc0_2大于lv;器件內部的供電電壓Vccint為2.5v,器件便會自動進行初始化。在系統上電的情況下,通過對PROG引腳置低電子,便可以對FPGA進行重新配置。初始化過程完成后,DONE信號將會變低。

(2)清空配置存儲器

在完成初始化過程后,器件會將INIT信號置低電平,同時開始清空配置存儲器。在清空完配置存儲器后,INIT信號將會重新被置為高電平。用戶可以通過將PROG或INIT信號(1NIT為雙向信號)置為低電平,從而達到延長清空配置存儲器的時間,以確保存儲器被清空的目的。

(3)加載配置數據

配置存儲器的清空完成后,器件對配置模式腳M2、N1、M0進行采樣,以確定用何種方式來加載配置數據。

(4)CRC錯誤檢查

器件在加載配置數據的同時,會根據一定的算法產生一個CRC值,這個值將會和配置文件中內置的CRC值進行比較,如果兩者不一致,則說明加載發生錯誤,INIT引腳將會被置低電平,加載過程被中斷。此時若要進行重新配置,只需將PROG置為低電平即可。

(5)START-UP

在START-UP階段中,FPGA會進行一下操作:

①將DONE信號置高電平,若DONE信號沒有置高,則說明數據加載過程失?。?/p>

②在配置過程中,器件的所有I/O引腳均為三態,此時,全局三態信號GTS置低電平,這些I/O腳將會從三態切換到用戶設置的狀態;

③全局復位信號GSR置低電平,所有觸發器進入工作狀態;

④全局寫允許信號GWE置低電平,所有內部RAM有效;

整個過程共有8個時鐘周期C0-C7。在默認的情況下,這些操作都和配置時鐘CCLK同步,在DONE信號置高電子之前,GTS,GSR,GWE都保持高電平。

審核編輯 :李倩

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1645

    文章

    22028

    瀏覽量

    617709
  • 存儲器
    +關注

    關注

    38

    文章

    7645

    瀏覽量

    167148

原文標題:淺析FPGA的配置引腳以及配置過程

文章出處:【微信號:gh_9d70b445f494,微信公眾號:FPGA設計論壇】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    Altera Stratix 10和Agilex 7 FPGA的電源管理及配置問題案例

    本文主要基于 Altera Stratix 10 和 Agilex 7 FPGA 在客戶實際應用中遇到的電源管理及配置問題,系統梳理了典型故障案例、解決方案與調試建議。
    的頭像 發表于 06-19 15:29 ?1216次閱讀
    Altera Stratix 10和Agilex 7 <b class='flag-5'>FPGA</b>的電源管理及<b class='flag-5'>配置</b>問題案例

    FPGA與高速ADC接口簡介

    本文介紹FPGA與高速ADC接口方式和標準以及JESD204與FPGA高速串行接口。
    的頭像 發表于 06-12 14:18 ?1194次閱讀
    <b class='flag-5'>FPGA</b>與高速ADC接口簡介

    FPGA配置ADS5562怎么確認寄存器是否配置正常?

    1、用FPGA配置ADS5562怎么確認寄存器是否配置正常 2、輸入時鐘和輸出時鐘的延時怎樣配置在合理的范圍里
    發表于 01-02 06:49

    FPGA通過SPI對DAC進行了配置,用頻譜儀測不到輸出是怎么回事?

    FPGA通過SPI對DAC進行了配置,確定配置時序正確,寫了組測試的單音數據,data,clk,frame發的都對,用頻譜儀測不到輸出,可能是哪些地方不對呢?求助大神
    發表于 12-09 06:35

    FPGA與ASIC的區別 FPGA性能優化技巧

    編程來配置以實現特定的功能 為特定應用定制設計的集成電路,需要根據特定的需求從頭開始設計和制造 設計與制造 預先制造好,用戶可以根據需要通過編程來定制其功能 設計和制造過程是一次性的,一旦制造完成,其功能就固定了 成本 包括購買FPGA芯片的成本和編程成本
    的頭像 發表于 12-02 09:51 ?1011次閱讀

    FPGA基礎知識及設計和執行FPGA應用所需的工具

    本文將首先介紹FPGA的基礎知識,包括FPGA的工作原理以及為什么要使用FPGA等,然后討論設計和執行FPGA應用所需的工具。
    的頭像 發表于 11-11 11:29 ?1790次閱讀
    <b class='flag-5'>FPGA</b>基礎知識及設計和執行<b class='flag-5'>FPGA</b>應用所需的工具

    如何通過FPGA配置CDCI6214?

    我想直接采用FPGA通過IIC接口配置CDCI6214內部寄存器,而不是先寫入EEPROM再由EEPROM寫入內部寄存器。在這種配置下,RESETN和EEPROMSEL引腳應該如何接?
    發表于 11-11 06:24

    nginx負載均衡配置介紹

    目錄 nginx負載均衡 nginx負載均衡介紹 反向代理與負載均衡 nginx負載均衡配置 Keepalived高可用nginx負載均衡器 修改Web服務器的默認主頁 開啟nginx負載均衡和反向
    的頭像 發表于 11-10 13:39 ?739次閱讀
    nginx負載均衡<b class='flag-5'>配置</b><b class='flag-5'>介紹</b>

    PCM5142如何在FPGA中通過SPI配置寄存器?

    我們的連接方式是FPGA+PCM5142,是SPI模式。 1、沒有配置任何寄存器,采用默認配置,I2S24bit數據輸入,SCK=20.48M / BCK=320K / LRCK=5K(同源,時序
    發表于 10-31 07:29

    固化FPGA配置芯片的方式

    FPGA可以反復的重新配置,這就意味著設計者可以不斷的反復的下載設計的邏輯做驗證。如果出現錯誤或者需要升級,只需要修改設計,重新下載設計邏輯電路即可。FPGA雖然有重新配置的優勢,帶來
    的頭像 發表于 10-24 18:13 ?1220次閱讀
    固化<b class='flag-5'>FPGA</b><b class='flag-5'>配置</b>芯片的方式

    一種簡單高效配置FPGA的方法

    本文描述了一種簡單高效配置FPGA的方法,該方法利用微處理器從串行外圍接口(SPI)閃存配置FPGA設備。這種方法減少了硬件組件、板空間和成本。
    的頭像 發表于 10-24 14:57 ?1581次閱讀
    一種簡單高效<b class='flag-5'>配置</b><b class='flag-5'>FPGA</b>的方法

    分享一本書 《從零開始設計 FPGA 最小系統》

    :用戶 I/O(User I/O)、配置管腳、電源、時鐘及特殊應用管 腳等。其中有些管腳可有多種用途,所以在設計 FPGA 電路之前,需要認真的閱讀相應 FPGA 的芯片手冊。 下面以 Altera
    發表于 07-26 07:24

    FPGA和ASIC有什么不同之處

    FPGA是“可重構邏輯”器件。先制造的芯片,再次設計時“重新配置”。
    的頭像 發表于 07-24 09:32 ?1461次閱讀
    <b class='flag-5'>FPGA</b>和ASIC有什么不同之處

    FPGA如何估算分析功耗

    FPGA的功耗由4部分組成:上電功耗、配置功耗、靜態功耗和動態功耗。一般的FPGA都具有這4種功耗,但是Actel Flash FPGA由于掉電數據不丟失,無需
    的頭像 發表于 07-18 11:11 ?2528次閱讀
    <b class='flag-5'>FPGA</b>如何估算分析功耗

    一文了解FPGA比特流的內部結構

    比特流是一個常用詞匯,用于描述包含FPGA完整內部配置狀態的文件,包括布線、邏輯資源和IO設置。大多數現代FPGA都是基于SRAM的,包括Xilinx Spartan和Virtex系列。在FP
    的頭像 發表于 07-16 18:02 ?1.8w次閱讀
    一文了解<b class='flag-5'>FPGA</b>比特流的內部結構
    主站蜘蛛池模板: 夜夜骑天天干 | 午夜性福利| 成 人在线观看视频网站 | 日日噜噜夜夜狠狠va视频 | 亚洲va中文字幕 | 久久免费福利视频 | 五月婷婷网址 | 免费午夜不卡毛片 | 西西人体44rt高清午夜 | 美女扒尿口给男人桶到爽 | 中国一级特黄特级毛片 | 欧美视频三区 | 国产精品久久久久影院免费 | 超级毛片 | 国产精品推荐天天看天天爽 | 成人免费国产gav视频在线 | 性欧美高清精品videos | 在线观看永久免费 | 丁香花在线视频 | 丁香婷婷六月天 | 香蕉视频vip | 91大神在线免费观看 | 深夜视频在线免费观看 | 欧美视频三区 | 深爱五月综合网 | 97国内精品久久久久久久影视 | 韩国朴银狐诱感在线观看 | 亚洲啪啪免费视频 | 丝袜美腿一区 | 色婷婷九月 | 国产卡1卡2卡三卡网站免费 | 国产一区二区丁香婷婷 | 成片一卡三卡四卡免费网站 | 在线视频一区二区 | 黄色一级片视频 | 免费看大黄 | 三级在线网址 | 成人三级毛片 | 国产伦精品一区二区免费 | freexxxx性欧美| 亚洲免费视频一区 |