DDR PHY 接口 (DFI) 用于包括智能手機在內(nèi)的多種消費電子設(shè)備。DFI 是一種接口協(xié)議,用于定義在 DRAM 設(shè)備之間以及 MC(微控制器)和 PHY 之間傳輸控制信息和數(shù)據(jù)所需的信號、時序和可編程參數(shù)。DFI 適用于所有 DRAM 協(xié)議,包括 DDR4、DDR3、DDR2、DDR、LPDDR4、LPDDR3、LPDDR2 和 LPDDR。
為什么需要DFI?
當 MC 和 PHY 專門開發(fā)用于協(xié)同工作時,不需要 DFI 接口。然而,在許多情況下,MC 和 PHY 是分開設(shè)計的——通常由不同的公司設(shè)計。DFI允許公司開發(fā)MC和PHY IP設(shè)計,因為他們知道他們將能夠與其他公司開發(fā)的設(shè)備進行互操作。
此外,MC器件主要基于時鐘,而PHY通常由大量的模擬邏輯組成,因此這兩個器件通常由不同的工程師開發(fā),甚至在同一家公司內(nèi)。DFI 為兩個獨立的設(shè)計團隊創(chuàng)建了一個定義明確的界面。
內(nèi)存系統(tǒng)中的 DFI
最新的 DFI 規(guī)范版本是 4.0,修訂版 2。多年來,該規(guī)范經(jīng)歷了幾次重大增強,如下表所示:
DFI協(xié)議的顯著特點
不同的頻率比 – DFI 接口支持 1:1、1:2 和 1:4 MC 與 PHY 時鐘頻率比,可實現(xiàn)快速 PHY 內(nèi)存訪問。DFI 規(guī)范定義了 MC 和 PHY 之間的頻率變化協(xié)議,以允許設(shè)備更改內(nèi)存控制器和 PHY 的時鐘頻率,而無需完全重新設(shè)置系統(tǒng)。
對 MC 或 PHY 沒有限制 – DFI 協(xié)議并不包含 MC 或 PHY 的所有功能,該協(xié)議也不對 MC 或 PHY 如何與系統(tǒng)的其他方面接口施加任何限制。
數(shù)據(jù)總線反轉(zhuǎn) – DBI可用于減少總線上的轉(zhuǎn)換次數(shù)和/或降低總線上的噪聲和功耗。
DFI 讀寫訓(xùn)練操作可以提高 DDR4、DDR3、LPDDR4、LPDDR3 和 LPDDR2 系統(tǒng)中更高速度的信號放置精度。
低功耗模式 – 如果 PHY 知道 DFI 將空閑一段時間,則 PHY 可能能夠進入 MC 啟動的低功耗狀態(tài)。
審核編輯:郭婷
-
微控制器
+關(guān)注
關(guān)注
48文章
7654瀏覽量
152136 -
接口
+關(guān)注
關(guān)注
33文章
8697瀏覽量
151946 -
DDR
+關(guān)注
關(guān)注
11文章
715瀏覽量
65539
發(fā)布評論請先 登錄
相關(guān)推薦
評論