在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

DDR3的原理和應用設計

CHANBAEK ? 來源:硬件設計工匠 ? 作者:魚 ? 2023-09-15 11:42 ? 次閱讀

一看到DDR,聯想到的就是高速,一涉及到高速板有些人就比較茫然。高速板主要考慮兩個問題點,當然其它3W,2H是基本點。

一是時序,因為有的DDR要跑幾百M,所以對應的時鐘周期比較短,如果傳輸線的長度相差較多,會導致數據先到,有的數據后到,數據就不完整。

二是,阻抗,高速信號頻率高,波長短,在微波領域是短線傳輸。如果阻抗不匹配就會產生反射,反射回來的信號與原信號疊加,就改變了原來信號的形狀。電磁場與微波相關書籍講得比較多,涉及到二階偏微分方程,這里只說結論,我們拿來用就可以了。

總結一下,就兩點:

1、等長

2、阻抗要匹配

這兩點也是我們做PCBLAYOUT設計時注意的重點,由此也前人也總結出一些相關原則。比如信號分組,同層同組,3W間距等等。

下面我們以DDR3為例,把原理搞清楚,然后根據原理說說實際LAYOUT時要怎么操作。

圖片

CPU對DDR的訪問,也就是讀和寫的操作,不管是讀還是寫,你得知道從哪里讀,往哪里寫吧?所以得知道地址,這個操作叫做尋址。

我覺得我還不能把DDR的原理講得很清楚,先放下來,好像也不影響我們做DDR的應用設計。

單片DDR3的引腳說明:

圖片

我們大概了解了DDR的原理后,就明白,地址線和控制線可以放一組,數據線另外放一組,但因為考慮到設計方面的問題,數據線可以按一個字節進行分組,比如8位放一組,D0-7作為一組,也可以16位放一組,D0-15.一般這兩種用得比較多。

以DDR3為例:

數據線1:11根,D0-D7,LDQM(數據掩碼),LDQS0.LDQSN0(其中,LDQS0和LDQSN0為差分時鐘)

數據線2:11根,D8-D23,UDQM(數據掩碼),UDQS0.UDQSN0(其中,UDQS0和UDQSN0為差分時鐘)

地址線、控制線和時鐘為一組:

A0-A15,BA0-BA2,

CKE,CLK-CLKN ,

CASN,CSN0,xRASN,RESET,WEN,ODT

說明:TI的文檔是把地址和數據的時鐘放在一組的,但是等長時,地址線與地址的時鐘等長,數據線與數據的時鐘等長。我這里是把數據和地址的時鐘分別放到了數線線和地址線組。

因此次只是單片DDR,不涉及拓撲結構。

此次設計并沒有同層同組,而是把數據線放在第一層和第三層,主要做了等長

同層同組的目的主要是為了等長:信號不在不同的層傳輸速度不一樣,另外在不同的層,因為有的有過孔,有的可能沒有過孔,過孔的長度和厚板以及過孔穿到哪一層有關,所以過孔的長度也會影響信號的長度,這次是放在第一層和第三層,第一層和第三層中間的PP一般比較薄,如下圖,只有3.2mil,所以影響長度有限。另外因為層不一樣導致的傳輸速度不一樣,只要把等長誤差做到10mil以內就不用考慮了。

層名介質厚度(mil/OZ)
L1Copper1.4mil/成品銅厚1oz
PPFR43.2mil
L2Copper1.2mil/1.0oz
CORE5mil
L3Copper1.2mil/1.0oz
PP37.3mil
L4Copper1.2mil/1.0oz
CORE5mil
L5Copper1.2mil/1.0oz
PP3.2mil
L6Copper1.4mil/成品銅厚1oz

總結:

平時都要求DDR走線同層同組,根本原因是等長。

同層的原因:信號在內層和外層傳輸速度不一樣,所以要盡層同層。

同組的原因:是為了設計好設計規則。方便看規則。只要能檢查到,不同組也是可以的。

下方D8-D15,有的是走在第一層,有的是走在第三層,實測沒有問題!

圖片

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • DDR3
    +關注

    關注

    2

    文章

    276

    瀏覽量

    42389
  • cpu
    cpu
    +關注

    關注

    68

    文章

    10905

    瀏覽量

    213030
  • DDR
    DDR
    +關注

    關注

    11

    文章

    715

    瀏覽量

    65534
  • 高速信號
    +關注

    關注

    1

    文章

    231

    瀏覽量

    17762
收藏 人收藏

    評論

    相關推薦

    DDR3布線參考

    DDR3DDR
    電子學習
    發布于 :2022年12月07日 22:57:54

    DDR3布線參考

    DDR3DDR
    電子學習
    發布于 :2022年12月07日 22:58:53

    Quamtum-SI DDR3仿真解析

    Quamtum-SI DDR3仿真解析 Automated DDR3 Analysis  
    發表于 04-29 09:00 ?4498次閱讀
    Quamtum-SI <b class='flag-5'>DDR3</b>仿真解析

    ddr3的讀寫分離方法有哪些?

    DDR3是目前DDR的主流產品,DDR3的讀寫分離作為DDR最基本也是最常用的部分,本文主要闡述DDR3讀寫分離的方法。最開始的
    的頭像 發表于 11-06 13:44 ?8911次閱讀
    <b class='flag-5'>ddr3</b>的讀寫分離方法有哪些?

    ddr4和ddr3內存的區別,可以通用嗎

    雖然新一代電腦/智能手機用上了DDR4內存,但以往的產品大多還是用的DDR3內存,因此DDR3依舊是主流,DDR4今后將逐漸取代DDR3,成
    發表于 11-08 15:42 ?3.2w次閱讀

    基于FPGA的DDR3多端口讀寫存儲管理的設計與實現

    為了解決視頻圖形顯示系統中多個端口訪問DDR3的數據存儲沖突,設計并實現了基于FPGA的DDR3存儲管理系統。DDR3存儲器控制模塊使用MIG生成DDR3控制器,只需通過用戶接口信號就
    發表于 11-18 18:51 ?7208次閱讀
    基于FPGA的<b class='flag-5'>DDR3</b>多端口讀寫存儲管理的設計與實現

    基于Digilent介紹DDR3和mig

    我們通過Configuration,Package,Speed...等DDR3的命名可知道DDR3的容量,封裝,速度等級等信息。
    發表于 03-03 11:04 ?2232次閱讀
    基于Digilent介紹<b class='flag-5'>DDR3</b>和mig

    DDR3備受輕薄本板載內存青睞 DDR3有何優勢

    從成本的角度來看,DDR3也許的確要比DDR4低一些,所以從這個角度可以講通。
    的頭像 發表于 09-08 16:28 ?4506次閱讀

    DDR3內存或退出市場三星等大廠計劃停產DDR3內存

    日前,世界著名硬件網站TomsHardware上有消息表示,多家大廠都在考慮停止DDR3內存的生產。DDR3內存早在2007年就被引入,至今已長達15年,因為其不再泛用于主流平臺,即便退出市場也不會
    的頭像 發表于 04-06 12:22 ?5422次閱讀

    Virtex7上DDR3的測試例程

    ??這篇文章我們講一下Virtex7上DDR3的測試例程,Vivado也提供了一個DDR的example,但卻是純Verilog代碼,比較復雜,這里我們把DDR3的MIG的IP Core掛在Microblaze下,用很簡單的程序
    的頭像 發表于 08-16 10:28 ?2003次閱讀

    FPGA學習-DDR3

    一、DDR3簡介 ? ? ? ? DDR3全稱double-data-rate 3 synchronous dynamic RAM,即第三代雙倍速率同步動態隨機存儲器。所謂同步,是指DDR3
    的頭像 發表于 12-21 18:30 ?3431次閱讀

    關于DDR3設計思路分享

    DDR3的速度較高,如果控制芯片封裝較大,則不同pin腳對應的時延差異較大,必須進行pin delay時序補償。
    發表于 07-04 09:25 ?613次閱讀
    關于<b class='flag-5'>DDR3</b>設計思路分享

    基于AXI總線的DDR3讀寫測試

    本文開源一個FPGA項目:基于AXI總線的DDR3讀寫。之前的一篇文章介紹了DDR3簡單用戶接口的讀寫方式:《DDR3讀寫測試》,如果在某些項目中,我們需要把DDR掛載到AXI總線上,
    的頭像 發表于 09-01 16:20 ?4784次閱讀
    基于AXI總線的<b class='flag-5'>DDR3</b>讀寫測試

    基于FPGA的DDR3讀寫測試

    本文介紹一個FPGA開源項目:DDR3讀寫。該工程基于MIG控制器IP核對FPGA DDR3實現讀寫操作。
    的頭像 發表于 09-01 16:23 ?1789次閱讀
    基于FPGA的<b class='flag-5'>DDR3</b>讀寫測試

    闡述DDR3讀寫分離的方法

    DDR3是2007年推出的,預計2022年DDR3的市場份額將降至8%或以下。但原理都是一樣的,DDR3的讀寫分離作為DDR最基本也是最常用的部分,本文主要闡述
    的頭像 發表于 10-18 16:03 ?1139次閱讀
    闡述<b class='flag-5'>DDR3</b>讀寫分離的方法
    主站蜘蛛池模板: 午夜黄色| 欧美成人全部费免网站 | 午夜影院黄 | 在线黄网 | 色偷偷91久久综合噜噜噜噜 | 色中色软件 | 关晓彤被调教出奶水的视频 | 孩交精品xxxx视频视频 | 免费视频在线看 | 色之综综| 亚洲人成77777在线观看网 | 亚色中文 | 狠狠色噜噜狠狠狠狠888奇米 | 在线看你懂 | 九草伊人| 四虎最新紧急入口4hu | 91免费网站在线看入口黄 | 欧美国产三级 | 中文字幕一区在线观看视频 | 久久黄视频 | 天天狠狠弄夜夜狠狠躁·太爽了 | 免费的色网站 | 在线黄| 人阁色第四影院在线观看 | 久久精品国产亚洲5555 | 天天做天天看夜夜爽毛片 | 视频一区 中文字幕 | 天天曰天天操 | 中国特黄一级片 | 日本a级片在线观看 | 男男生子大肚play做到生 | 九九热免费观看 | 国产精品久久久久久吹潮 | 黄色插插插 | 在线视频 二区 | 日本巨黄视频 | a级毛片网站 | 亚洲免费一 | 国产成人综合一区人人 | 欧美激情αv一区二区三区 欧美激情第一欧美在线 | 国产亚洲精品aa在线看 |