在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Efinity Interface Designer報錯案例-v1

XL FPGA技術(shù)交流 ? 來源:易靈思FPGA技術(shù)交流 ? 作者:易靈思FPGA技術(shù)交流 ? 2023-12-12 09:52 ? 次閱讀

(1)ERROR:Interface Designer constraint generation was not successfull,will not proceed to efx_pnr...

13d2db7e-9891-11ee-be60-92fbcf53809c.png

原因:(1)有些客戶使用Win7版本,目前Efinity對Win7的支持不好。建議升級成win10。

(2)殺毒軟件刪除了文件,實(shí)際interface生成約束是沒有問題的,客戶pnr的時候就報錯,需要重新安裝軟件。

(3)電腦存在加密系統(tǒng) 。造成的現(xiàn)象是新建工程時interface可以打開,但是生成xxx.peri.xml文件之后再次打開就會報錯。

(2)Interface打不開。

現(xiàn)象:(1)打開interface的時候指示: Efinity Interface Designer finished. Exit code = 1 Exit status : Normal Interface design file exists, check and migrate done 13e3bfde-9891-11ee-be60-92fbcf53809c.png (2)新建工程第一次可以打開interface Designer (3)刪除xxx.peri.xml之后,第一次也可以打開Interface Designer. 原因:電腦存在加密 ? (3) interface打不開 打開interface Designer時會報以下錯誤。 EfinityIPCatalogfinished.Exit code = 0Exit status:Normal

13fc2394-9891-11ee-be60-92fbcf53809c.jpg

編譯過程可能報以下錯誤:

ERROR: Interface Designer constraint generation was not successful, will not processpnr..

1417637a-9891-11ee-be60-92fbcf53809c.png

解決方案:安裝VC_redist.x64.exe,注意參考軟件安裝指導(dǎo)的版本。

(4)repeated,non-bussed pin found in verilog template generation:clk_27m

144378fc-9891-11ee-be60-92fbcf53809c.png

說明:在GPIO處定義了一個clk_27m,在pll的輸出上又定義了一個clk_27m,兩個信號名沖突。

(5)ERROR: Interface Designer constraint generation was not successful, will not processpnr..

145f906e-9891-11ee-be60-92fbcf53809c.png

原因:1)一般是軟件有360或者別的殺毒軟件的相關(guān)文件刪除了,需要找回文件或者重新安裝軟件。

2)客戶使用Win7版本,目前Efinity對Win7的支持不好。建議升級成win10。

(6)cannot connect to more than 4 different clocks per region on left and right

14aa7dd6-9891-11ee-be60-92fbcf53809c.png

14bb30f4-9891-11ee-be60-92fbcf53809c.png

原因是在pinout文件中對應(yīng)的Clock Region中,不能超過4個時鐘去驅(qū)動。

也就是GPIOR_PN_42,41,40三組差分對,不能由兩組LVDS來驅(qū)動,因?yàn)槊拷MLVDS時鐘有l(wèi)vds_fast_clk和lvds_slow_clk兩個,兩組就會有4個時鐘在Region clock R13區(qū)域。

結(jié)論就是把LVDS差分對放在同一個Clock Region.

(7)Resource name is empty

14d3f30a-9891-11ee-be60-92fbcf53809c.png

解決方案:Resource是指管腳,這里是指沒有分配管腳。

(8)用新版本軟件打開老版本工程時interface Desinger打不開

14eddea0-9891-11ee-be60-92fbcf53809c.jpg


發(fā)給客戶的peri.xml,客戶打不開有問題,叫他們文本打開peri看看,有些客戶沒有動peri文件,但是內(nèi)容卻改了

(9) Valid characters are alphanumeric haracters with dash and underscore only

150d84e4-9891-11ee-be60-92fbcf53809c.png

原因:在LVDS添加Block時不能添加bus,所以在Input Pin/Bus Name中命名上不能像總線一樣添加[*]

(10)interface Designer打不開定位思路。

152cd510-9891-11ee-be60-92fbcf53809c.png

原因:查一下下面幾點(diǎn):

1. 系統(tǒng)環(huán)境路徑設(shè)置

1547c654-9891-11ee-be60-92fbcf53809c.png

2. python是否在firewall 允許的程序列表里

155e4cc6-9891-11ee-be60-92fbcf53809c.png

3. microsoft visual c++2015有安裝嗎?

這個有一個安裝包,在打不開的時候可以安裝

4. java 8有安裝嗎?

(11)燒寫文件無法生成 Using source file "D:/customer_Prj/googol/phy_jtag_bridge/work_pnr/spi_flash_loader.lbf" Missing Interface Designer LPF constraint file, no programming file will be generated. Open Interface Designer to createa project. 原因:如果在interface Desinger中沒有添加接口是不會生成bit文件的。

審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • Designer
    +關(guān)注

    關(guān)注

    0

    文章

    122

    瀏覽量

    35866
  • 報錯
    +關(guān)注

    關(guān)注

    0

    文章

    2

    瀏覽量

    9419
  • Interface
    +關(guān)注

    關(guān)注

    0

    文章

    103

    瀏覽量

    38645
收藏 人收藏

    評論

    相關(guān)推薦

    Efinity入門使用-v2

    存放interface designer中的參數(shù)設(shè)置。Stp1:File -->?Create ProjectStp2:在Project Editor中選擇路徑并輸入工程名Stp3:選擇器件(家族
    的頭像 發(fā)表于 11-06 15:56 ?406次閱讀

    Efinity入門使用-v3

    ,.peri.xml用于存放interface designer中的參數(shù)設(shè)置。Stp1:File -->?Create ProjectStp2:在Project Editor中選擇路徑并輸入工程名Stp3:選擇器
    的頭像 發(fā)表于 11-06 15:56 ?202次閱讀

    Efinity入門使用-v4

    ,.peri.xml用于存放interface designer中的參數(shù)設(shè)置。Stp1:File -->?Create ProjectStp2:在Project Editor中選擇路徑并輸入工程名
    的頭像 發(fā)表于 11-06 15:56 ?431次閱讀

    Efinity軟件安裝-v5

    Software Installation User Guide中提供的鏈接自行下載。(4)Efinity軟件打不開 可能是安裝了自己的字體。說明(1)完整軟件安裝過程;(2)補(bǔ)充軟件安裝可能存在
    的頭像 發(fā)表于 11-01 11:06 ?384次閱讀

    Efinity FIFO IP仿真問題 -v1

    Efinity目前不支持聯(lián)合仿真,只能通過調(diào)用源文件仿真。 我們生成一個fifo IP命名為fifo_sim 在Deliverables中保留Testbench的選項(xiàng)。 在IP的生成目錄下會有以下
    的頭像 發(fā)表于 10-21 11:41 ?1121次閱讀
    <b class='flag-5'>Efinity</b> FIFO IP仿真問題 -<b class='flag-5'>v1</b>

    DS-AN4V724-A CN V1 集成式霍爾電流傳感器-芯森電子

    電子發(fā)燒友網(wǎng)站提供《DS-AN4V724-A CN V1 集成式霍爾電流傳感器-芯森電子.pdf》資料免費(fèi)下載
    發(fā)表于 08-20 08:33 ?0次下載

    Efinity編譯生成文件使用指導(dǎo)-v1

    接上篇: (6)查看Unassigned Core Pins。 在placement下面的palce.rpt文件中搜索 Unassigned C ore Pins就可以看到。它說明這些管腳沒有用于內(nèi)部連接。 大家可以點(diǎn)擊這個鏈接查看上文 Efinity編譯生成文件使用指導(dǎo)
    的頭像 發(fā)表于 08-13 14:22 ?832次閱讀
    <b class='flag-5'>Efinity</b>編譯生成文件使用指導(dǎo)-<b class='flag-5'>v1</b>

    Efinity debuger常見問題總結(jié)-v2

    Efinity在Debug時會出現(xiàn)UUID mismatch錯誤。很多剛開始使用的人經(jīng)常遇到。下面我們做一個總結(jié)。歡迎遇到案例時共同分享。
    的頭像 發(fā)表于 07-11 11:39 ?2301次閱讀
    <b class='flag-5'>Efinity</b> debuger常見問題總結(jié)-<b class='flag-5'>v</b>2

    Efinity RISC-V IDE入門使用-3

    自從新版本的Efinity RISC-V IDE發(fā)布之后,這直沒有時間操作一下,它為RISC-V ' C '和' c++ '軟件開發(fā)提供了一個完整、無縫的環(huán)境;今天終于安裝了,但安裝自不必多說,一路
    的頭像 發(fā)表于 07-09 08:46 ?1317次閱讀
    <b class='flag-5'>Efinity</b> RISC-<b class='flag-5'>V</b> IDE入門使用-3

    Efinity debugeri常見問題總結(jié)-v1

    (1)UUID mismatch Efinity在Debug時會出現(xiàn)UUID mismatch錯誤。很多剛開始使用的人經(jīng)常遇到。下面我們做一個總結(jié)。歡迎遇到案例時共同分享。 一般有以下幾種原因 (1
    的頭像 發(fā)表于 05-20 16:53 ?914次閱讀
    <b class='flag-5'>Efinity</b> debugeri常見問題總結(jié)-<b class='flag-5'>v1</b>

    SC171開發(fā)套件V1 技術(shù)資料

    SC171開發(fā)套件V1 技術(shù)資料 課程類別 鏈接 硬件平臺介紹及使用(SC171開發(fā)套件V1 ) https://bbs.elecfans.com/jishu_2421547_1_1.html 安卓
    發(fā)表于 05-09 17:58

    RISCV Debug連接報錯問題-v1

    . ????目前易靈思的下載器主要使用的是FTDI的 FT232,FT2232和FT4232方案。下圖是FT2232和FT4232芯片的原理圖,F(xiàn)T2232有channel 0,1兩個通道,在下圖已經(jīng)標(biāo)出
    的頭像 發(fā)表于 04-24 08:43 ?618次閱讀
    RISCV Debug連接<b class='flag-5'>報錯</b>問題-<b class='flag-5'>v1</b>

    CMSIS-RTOS V1V2的區(qū)別是什么?

    最近的學(xué)習(xí)FreeRTOS,看到STM32CubeMX分別用CMSIS-RTOS V1,V2進(jìn)行封裝,請教CMSIS-RTOS V1V2的有什么區(qū)別?如果用在產(chǎn)品項(xiàng)目,哪個版本合適?
    發(fā)表于 04-11 06:06

    Efinity Interface Designer報錯案例-v2

    ? (1)ERROR:Interface Designer constraint generation was not successfull,will not proceed
    的頭像 發(fā)表于 04-07 08:41 ?1426次閱讀
    <b class='flag-5'>Efinity</b> <b class='flag-5'>Interface</b> <b class='flag-5'>Designer</b><b class='flag-5'>報錯案</b>例-<b class='flag-5'>v</b>2

    Altium Designer電氣規(guī)則設(shè)置后無報錯原因解析

    可是很多時候我們明明是在規(guī)則編輯器里面設(shè)置了規(guī)則的,為什么在我們規(guī)則之外的時候它竟然不報錯呢?是哪里設(shè)置不對嗎?
    發(fā)表于 03-28 09:35 ?2169次閱讀
    Altium <b class='flag-5'>Designer</b>電氣規(guī)則設(shè)置后無<b class='flag-5'>報錯</b>原因解析
    主站蜘蛛池模板: 老湿成人影院 | 美女拍拍拍黄色 | 天天免费看片 | 欧美色欧 | 国产成人精品曰本亚洲77美色 | 黄网站色视频免费观看 | 日本中文字幕在线播放 | 亚洲卡一卡2卡三卡4卡国色 | 五月天婷婷免费视频 | 四虎最新紧急入口 | 久久亚洲aⅴ精品网站婷婷 久久亚洲成人 | 在线种子搜索 | 日本三级网站在线线观看 | 97影院理论片手机在线观看 | xxxx人妖| 日本黄色小视频 | 色综合天天综合给合国产 | 国产欧美日韩va | 天天艹夜夜 | 久久精品国产乱子伦多人 | 韩国激情啪啪 | 放荡女同老师和女同学生 | 欧美地区一二三区 | 你懂得福利 | 午夜在线免费观看视频 | 欧美一区福利 | chinese国产videoxx实拍 | 无人区理论片手机看片 | 免费免播放器在线视频观看 | 色综合色综合色综合 | haodiaose在线精品免费观看 | 在线观看www妖精免费福利视频 | 日本久久久久久久 | 午夜网站在线 | 香港三级理论在线观看网站 | 欧美成人免费全部观看天天性色 | www一片黄| 亚洲视频二 | 天天操夜夜嗨 | 日本一区不卡视频 | 久久天天躁夜夜躁狠狠躁2015 |