Cadence的統一調試平臺Verisium Debug,為從IP到SoC級別的復雜設計提供了全面的調試解決方案。該平臺集成了多種調試功能,包括RTL調試、UVM仿真平臺調試、UPF調試以及DMS調試,旨在幫助用戶顯著縮短調試周期。
Verisium Debug不僅提供了常用的調試功能,還引入了高級特性,以滿足不同設計階段的需求。其中,基于Python的接口API尤為突出,它允許用戶根據特定需求自定義函數,從而增強調試的靈活性和效率。用戶可以通過這個API訪問波形數據庫,設計自定義的調試工具,并將其無縫集成到Verisium Debug的圖形用戶界面(GUI)中,實現可視化調試。
此外,Verisium Debug的Python API還為用戶提供了自動化調試的便利。借助這一功能,用戶可以輕松地將重復性的調試任務自動化,從而節省寶貴的時間。同時,基于Verisium Debug完善的基礎架構,用戶還可以減少創建內部實用程序的工作量,進一步提升調試效率。
綜上所述,Cadence Verisium Debug憑借其豐富的調試功能和高度可定制化的Python API,為SoC設計團隊提供了強大的調試支持,加速了產品上市進程。
-
Cadence
+關注
關注
65文章
943瀏覽量
143400 -
SoC設計
+關注
關注
1文章
149瀏覽量
18998 -
數據庫
+關注
關注
7文章
3874瀏覽量
65415 -
RTL
+關注
關注
1文章
387瀏覽量
60417
發布評論請先 登錄
相關推薦
Cadence推出Conformal AI Studio
聯發科采用AI驅動Cadence工具加速2nm芯片設計
芯盾時代助力中建科技統一身份認證項目圓滿結項
芯盾時代繼續深化中建科技統一身份認證平臺建設
Cadence推出新一代驗證系統
單片機Debug工具性能對比 單片機調試常用命令
單片機Debug與仿真區別
統一視頻平臺融合通信可視指揮調度平臺smarteye與國標GB28181平臺的異同與關聯
ov華米聯手打造OneLink統一鏈接平臺
統一多云管理平臺怎么用?
單片機開發環境中Release與Debug模式的對比分析

評論