概述
MAX9310是一種快速,低扭曲1:5差分驅(qū)動(dòng)器,具有可選的LVPECL/HSTL輸入端和LVDS輸出端,設(shè)計(jì)應(yīng)用于時(shí)鐘分配。這種器件的特點(diǎn)是具有345ps的極低傳輸延遲和45.5mA的電源電流。
MAX9310工作在2.375V至2.625V電源范圍,適用于2.5V系統(tǒng)。通過(guò)2:1輸入多路復(fù)用器,選擇兩路差分輸入中的一路。輸入選擇是由CLKSEL引腳控制,這種器件也具有同步使能功能。
MAX9310提供節(jié)省空間的20引腳TSSOP封裝,可工作在-40°C至+85°C的寬溫度范圍。
數(shù)據(jù)表:*附件:MAX9310 1比5時(shí)鐘驅(qū)動(dòng)器,可選的LVPECL輸入與LVDS輸出技術(shù)手冊(cè).pdf
應(yīng)用
- 自動(dòng)測(cè)試設(shè)備(ATE)
- 局端背板時(shí)鐘分配
- 數(shù)據(jù)和時(shí)鐘驅(qū)動(dòng)器與緩沖器
- DSLAM
- 無(wú)線基站
特性
- 保證1.0GHz工作頻率
- 8ps輸出至輸出扭曲
- 345ps傳輸延遲
- 接受LVPECL和差分HSTL輸入電平
- 同步輸出使能/禁止
- 兩路可選擇的差分輸入
- 2.375V至2.625V電源電壓
- ESD保護(hù):±2kV (人體模型)
- 輸入開路時(shí),輸入偏置電阻驅(qū)動(dòng)輸出為低
典型應(yīng)用電路
引腳配置描述
典型操作特性
詳細(xì)說(shuō)明
MAX9310是一款低偏斜1:5差分驅(qū)動(dòng)器,具有兩個(gè)可選的LVPECL輸入和LVDS輸出,專為時(shí)鐘分配應(yīng)用而設(shè)計(jì)。選通時(shí)鐘接受差分輸入信號(hào),并將其復(fù)制到五個(gè)獨(dú)立的差分LVDS輸出。輸入由內(nèi)部偏置電阻進(jìn)行偏置,這樣當(dāng)輸入開路時(shí),輸出為差分高電平。輸出驅(qū)動(dòng)器保證在高達(dá)1.0GHz的頻率下工作,LVDS輸出電平符合EIA/TIA - 644標(biāo)準(zhǔn)。
MAX9310的設(shè)計(jì)工作電壓范圍為2.375V至2.625V,標(biāo)稱值為2.5V。
差分LVPECL輸入
MAX9310有兩個(gè)差分LVPECL輸入端口,每個(gè)差分輸入對(duì)都有獨(dú)立的端接。一個(gè)選擇引腳(CLKSEL)用于激活所需的輸入。施加到輸入的差分信號(hào)的最大幅度為Vcc。差分信號(hào)的高電平和低電平(VHD和VLD)以及差分輸入電壓(VIH - VIL)可同時(shí)施加。
同步使能
MAX9310的輸出在差分低電平狀態(tài)下同步使能和禁用,以消除選通時(shí)鐘脈沖中的短脈沖。EN連接到輸入的邊沿觸發(fā)D觸發(fā)器的置位端。上電后,將EN驅(qū)動(dòng)為低電平并切換時(shí)鐘頻率以啟用輸出。輸出在所選輸入時(shí)鐘的下降沿使能。EN下降沿時(shí),輸出設(shè)置為所選輸入時(shí)鐘下降沿的差分低電平狀態(tài)(圖2)。
輸入偏置電阻
內(nèi)部偏置電阻確保在輸入(差分)未連接的情況下輸出為低電平。反相輸入(CLK_)通過(guò)一個(gè)75kΩ下拉電阻偏置到地,同相輸入(CLK_)通過(guò)一個(gè)75kΩ上拉電阻偏置到Vcc。
差分LVDS輸出
LVDS輸出必須按照典型應(yīng)用電路所示,在Q_和Q_之間用100Ω電阻進(jìn)行端接。輸出具有短路保護(hù)功能。
應(yīng)用信息
電源去耦
將每個(gè)Vcc引腳通過(guò)0.1μF和0.01μF的高頻表面貼裝陶瓷電容旁路至地,盡可能將電容靠近器件安裝,0.01μF電容最靠近器件。使用多個(gè)并聯(lián)過(guò)孔,以最小化寄生電感并減少大電流瞬變引起的電源波動(dòng)。
受控阻抗走線
輸入和輸出走線特性會(huì)影響MAX9310的性能。將高頻輸入和輸出連接到50Ω特性阻抗走線,盡量縮短走線長(zhǎng)度,以防止阻抗不連續(xù)。通過(guò)匹配電纜和連接器保持50Ω特性阻抗,以減少反射。通過(guò)匹配差分對(duì)內(nèi)走線的電氣長(zhǎng)度來(lái)減少偏移。
輸出端接
按照典型應(yīng)用電路所示,在Q_和Q_之間用100Ω電阻對(duì)輸出進(jìn)行端接。
-
驅(qū)動(dòng)器
+關(guān)注
關(guān)注
54文章
8554瀏覽量
148817 -
lvds
+關(guān)注
關(guān)注
2文章
1092瀏覽量
66986 -
LVPECL
+關(guān)注
關(guān)注
2文章
40瀏覽量
18216 -
差分驅(qū)動(dòng)器
+關(guān)注
關(guān)注
0文章
63瀏覽量
15528
發(fā)布評(píng)論請(qǐng)先 登錄
LVPECL驅(qū)動(dòng)器終端設(shè)計(jì)介紹
可編程低電壓1:10 LVDS時(shí)鐘驅(qū)動(dòng)器ADN4670

AD9523-1:低抖動(dòng)時(shí)鐘發(fā)生器,14路LVPECL/LVDS/HSTL輸出或29路LVCMOS輸出 數(shù)據(jù)手冊(cè)

AD246:時(shí)鐘驅(qū)動(dòng)器數(shù)據(jù)表

ADN4670:可編程低壓1:10 LVDS時(shí)鐘驅(qū)動(dòng)器

CDCLVP111-SP具有可選輸入時(shí)鐘驅(qū)動(dòng)器的低電壓1:10 LVPECL數(shù)據(jù)表

CDCLVP111低壓1:10 LVPECL,內(nèi)置可選輸入時(shí)鐘驅(qū)動(dòng)器數(shù)據(jù)表

CDCLVD110A可編程低壓1:10 LVDS時(shí)鐘驅(qū)動(dòng)器數(shù)據(jù)表

CDCVF111 1:9差分LVPECL時(shí)鐘驅(qū)動(dòng)器數(shù)據(jù)表

CDCLVP110帶可選輸入時(shí)鐘驅(qū)動(dòng)器數(shù)據(jù)表

CDC111差分LVPECL時(shí)鐘驅(qū)動(dòng)器數(shù)據(jù)表

ADN4670可編程低壓1:10 LVDS時(shí)鐘驅(qū)動(dòng)器技術(shù)手冊(cè)

MAX9310A 1:5時(shí)鐘驅(qū)動(dòng)器,可選擇LVPECL輸入/單端輸入與LVDS輸出技術(shù)手冊(cè)

MAX9315 1:5差分LVPECL/LVECL/HSTL時(shí)鐘和數(shù)據(jù)驅(qū)動(dòng)器技術(shù)手冊(cè)

MAX9312/MAX9314雙路、1:5差分LVPECL/LVECL/HSTL時(shí)鐘和數(shù)據(jù)驅(qū)動(dòng)器技術(shù)手冊(cè)

評(píng)論