基于FPGA的電子計(jì)算器系統(tǒng)設(shè)計(jì)(附代碼)
本篇介紹了一個(gè)簡(jiǎn)單計(jì)算器的設(shè)計(jì),基于 FPGA 硬件描述語言 Verilog HDL,系統(tǒng)設(shè)計(jì)由計(jì)算....
功能可靠的PCB時(shí)需要了解的前6個(gè)PCB設(shè)計(jì)指南
在開始新設(shè)計(jì)時(shí),因?yàn)閷⒋蟛糠謺r(shí)間都花在了電路設(shè)計(jì)和元件的選擇上,在PCB布局布線階段往往會(huì)因?yàn)榻?jīng)驗(yàn)不....
直接擴(kuò)頻通信系統(tǒng)的仿真設(shè)計(jì)
本篇適用于有一定通信基礎(chǔ)的大俠,本篇使用的理論不僅僅是擴(kuò)頻通信。為了便于學(xué)習(xí),本章將會(huì)以實(shí)戰(zhàn)的方式,....
基于FPGA的數(shù)字視頻信號(hào)處理器設(shè)計(jì)(附代碼)
圖像是用各種觀測(cè)系統(tǒng)以不同形式和手段觀測(cè)客觀世界而獲得的,可以直接或間接作用于人眼進(jìn)而產(chǎn)生視知覺的實(shí)....
基于FPGA的VGA/LCD顯示控制器設(shè)計(jì)(附代碼)
VGA (Video Graphics Array) 即視頻圖形陣列,是IBM于1987年隨PS/2....
基于FPGA的實(shí)時(shí)圖像邊緣檢測(cè)系統(tǒng)設(shè)計(jì)(附代碼)
在本系統(tǒng)設(shè)計(jì)過程中,我以自頂向下的層次化設(shè)計(jì)思想為主進(jìn)行系統(tǒng)的頂層架構(gòu)設(shè)計(jì),明確各模塊的功能以及各模....
I2C協(xié)議基本概念和數(shù)據(jù)傳輸
今天給大俠帶來基于FPGA的 模擬 I2C 協(xié)議設(shè)計(jì),由于篇幅較長(zhǎng),分三篇。今天帶來第三篇,下篇,程....
基于FPGA的擴(kuò)頻系統(tǒng)設(shè)計(jì)
在無線通信系統(tǒng)中,普遍使用擴(kuò)頻通信技術(shù),因此擴(kuò)頻技術(shù)對(duì)通信系統(tǒng)具有重要的現(xiàn)實(shí)意義。直接序列擴(kuò)頻技術(shù)是....
如何重建三維空間模型
近年來,機(jī)器學(xué)習(xí),無人駕駛等領(lǐng)域是十分熱門的研究話題。在這些領(lǐng)域中,電腦對(duì)環(huán)境的感知十分重要。因此三....
新手快速了解交流異步電機(jī)原理
很多初接觸電機(jī)的或者剛學(xué)習(xí)電機(jī)拖動(dòng)知識(shí)的,可能會(huì)覺得電機(jī)知識(shí)不好理解,甚至看到相關(guān)的課程就頭大,有著....
Modelsim的仿真之路(Memory小技能)
許久沒更新了,間歇性來寫寫,還是繼續(xù)Modelsim中關(guān)于內(nèi)存的操作,涉及的文件可在文末自行獲取,本....
Modelsim的仿真之路
對(duì)于仿真的激勵(lì)測(cè)試,其實(shí)會(huì)有代碼覆蓋率一說,不過我們平常可能更多是功能覆蓋,代碼覆蓋估計(jì)關(guān)注的人要少....
會(huì)議系統(tǒng)設(shè)計(jì)組成及功能
隨著疫情的出現(xiàn),線上會(huì)議的應(yīng)用越來越廣泛,相關(guān)的技術(shù)也越來越成熟,但當(dāng)前的線上會(huì)議系統(tǒng)大都基于電腦和....
使用AXI VIP的幾個(gè)關(guān)鍵步驟及常見功能
AXI總線在FPGA設(shè)計(jì)中使用越來越頻繁,但初學(xué)的同學(xué)經(jīng)常會(huì)因?yàn)閷?duì)協(xié)議的理解不夠深入,寫出來的代碼經(jīng)....
高速電路中扮演重要角色的電容
在畫PCB時(shí)候特別要注意,只有靠近某個(gè)元器件時(shí)候才能抑制,電壓或其他輸信號(hào)因過大而導(dǎo)致的地電位抬高和....
FPGA fabric的基本結(jié)構(gòu)
SoC中的FPGA核,如Zynq MPSoC系列或Intel(原Altera)SoC,如Strati....
討論一下封裝的發(fā)展簡(jiǎn)史
顯然,有很多不同的封裝技術(shù),但我們要討論的是大致能代表每種類型的簡(jiǎn)單技術(shù),然后慢慢將其帶到現(xiàn)在。我也....
如何將易靈思FPGA干到750MHz(1080P顯示)
給出目前的框圖,如下所示,外部輸入25M,由Interface的PLL生成150/750MHz(離開....
比摩爾定律更好的方法來衡量技術(shù)進(jìn)步
IRDS的路線圖顯示,即將推出的5納米芯片有著48納米的接觸柵距、36納米的金屬間距,且為單層,因此....
Virtex7上DDR3的測(cè)試?yán)?/a>
??這篇文章我們講一下Virtex7上DDR3的測(cè)試?yán)蹋琕ivado也提供了一個(gè)DDR的examp....
大型芯片將打破深度學(xué)習(xí)的速度壁壘
Cerebras的客戶(該公司已經(jīng)有一些客戶了,不過在去年夏天還在保密狀態(tài))抱怨說,在當(dāng)今的計(jì)算機(jī)上....
芯片短缺迫使工程師設(shè)計(jì)各種備用方案
在發(fā)達(dá)國(guó)家的所有消費(fèi)品市場(chǎng),全球芯片短缺對(duì)現(xiàn)有產(chǎn)品的影響是很明顯的:汽車經(jīng)銷商場(chǎng)地有一半是空的,汽車....
無線通信系統(tǒng)中常用的HARQ機(jī)制
本文主要簡(jiǎn)述一下在無線通信系統(tǒng)中常用的HARQ機(jī)制。注意,在不同的標(biāo)準(zhǔn)中,HARQ傳輸機(jī)制有所不同。
FPGA實(shí)現(xiàn)一個(gè)VGA/LCD顯示控制器的實(shí)例
VGA (Video Graphics Array) 即視頻圖形陣列,是IBM于1987年隨PS/2....
基于FPGA的UART控制器設(shè)計(jì)(附代碼)
同步串行通信是指SPI(Serial Peripheral interface)的縮寫,顧名思義就是....
ZYNQ7020的PS端的基本開發(fā)流程
這篇文章記錄ZYNQ7020的PS端的基本開發(fā)流程,關(guān)于PL端的開發(fā)流程,參考之前文章,這里放個(gè)超鏈....
基于FPGA的USB接口控制器設(shè)計(jì)
PDIUSBD12 的讀寫操作都各自有一個(gè)讀寫控制信號(hào) WR_N 和 RD_N,每次讀寫操作都在對(duì)應(yīng)....
ZYNQ 的啟動(dòng)流程介紹
普通的 FPGA 一般是可以從 flash 啟動(dòng),或者被動(dòng)加載,但是ZYNQ不行,ZYNQ必須PS端....
記錄一下ZYNQ7020芯片系列的基本概念
Zynq 就是兩大功能塊,PS 部分和 PL 部分, 說白了,就是 ARM 的 SOC 部分,和 F....