完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>
數據: TPS53627適用于 VR13 CPU VCORE 和 DDR 內存的 兩相 D-CAP+? 降壓控制器 數據表
TPS53627器件是兼容VR13 SVID的無驅動器同步降壓控制器。高級控制特性(例如具有重疊脈沖的D-CAP +?架構)支持下沖衰減(USR)和過沖衰減(OSR),可提供快速瞬態響應,最低輸出電容和高效率。該器件還支持在CCM和DCM運行情況下進行單相運行,從而提高輕負載情況下的效率。該器件集成了一整套VR13 I /O特性,包括VR_READY(PGOOD), ALERT 和 VR_HOT .SVID接口地址允許在00h到07h的時間范圍內進行編程。輸出電壓轉換率的可調節控制可編程為高達20mV /uS。
與TI NexFET?功率級
TPS53627器件采用節省空間的熱增強型32引腳VQFN封裝,可在-40°C到+ 105° C溫度下運行。
所有商標均為其各自所有者的財產。
? |
---|
Vin (Min) (V) |
Vin (Max) (V) |
Vout (Min) (V) |
Vout (Max) (V) |
Iout (Max) (A) |
Platform |
Number of Phases |
Regulated Outputs (#) |
Switching Frequency (Min) (kHz) |
Switching Frequency (Max) (kHz) |
Features |
Iq (Typ) (mA) |
Operating Temperature Range (C) |
Package Group |
Rating |
? |
TPS53627 | TPS53626 |
---|---|
4.5 ? ? | 4.5 ? ? |
28 ? ? | 28 ? ? |
0.5 ? ? | 0.25 ? ? |
3.04 ? ? | 1.52 ? ? |
95 ? ? | 70 ? ? |
VR13 ? ? | VR13 ? ? |
2 ? ? | 2 ? ? |
1 ? ? | 1 ? ? |
300 ? ? | 300 ? ? |
1000 ? ? | 1000 ? ? |
Adjustable Current Limit Dynamic Voltage Scaling Enable Light Load Efficiency Output Discharge Phase Interleaving Power Good Pre-Bias Start-Up Remote Sense SVID Synchronous Rectification ? ? | Adjustable Current Limit Dynamic Voltage Scaling Enable Light Load Efficiency Output Discharge Phase Interleaving Power Good Pre-Bias Start-Up Remote Sense SVID Synchronous Rectification ? ? |
3.5 ? ? | 3.5 ? ? |
-40 to 105 ? ? | -40 to 105 ? ? |
VQFN ? ? | VQFN ? ? |
Catalog ? ? | Catalog ? ? |