完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > pcie
PCI-Express(peripheral component interconnect express)是一種高速串行計(jì)算機(jī)擴(kuò)展總線標(biāo)準(zhǔn),它原來的名稱為“3GIO”,是由英特爾在2001年提出的,旨在替代舊的PCI,PCI-X和AGP總線標(biāo)準(zhǔn)。
文章:1059個(gè) 瀏覽:83307次 帖子:294個(gè)
一文解析Nvlink的誕生和技術(shù)演進(jìn)歷程
Nvlink-C2C是個(gè)錯(cuò)誤的技術(shù)路徑。 我仿佛記得Nvlink-C2C的主架構(gòu)師Wei wei是我大學(xué)同學(xué) ?有這么個(gè)模糊印象。 如果單純從技術(shù)的角度...
介紹事務(wù)錯(cuò)誤、鏈路流量控制相關(guān)的錯(cuò)誤、異常的TLP以及內(nèi)部錯(cuò)誤
所有的PCIe設(shè)備都必須支持Completion超時(shí)定時(shí)器,除非該設(shè)備只是用于初始化配置事務(wù)的。需要注意的是,PCIe設(shè)備必須能夠針對(duì)多個(gè)事務(wù)(Tran...
PCIe總線是繼承了PCI總線而設(shè)計(jì)而來的,理解PCIe總線先從學(xué)習(xí)PCI的知識(shí)切入。PCI(Peripheral ComponentInterconn...
揭開Altera公司支持OpenCL的設(shè)計(jì)工具的神秘面紗
美國Altera公司將于2013年內(nèi)開始面向普通用戶提供可自動(dòng)由按照異構(gòu)計(jì)算標(biāo)準(zhǔn)規(guī)格“Open-CL”編寫的程序生成FPGA專用電路的工具“Altera...
熱插拔的基本目的是要讓PCIe設(shè)備按照規(guī)定的順序、原則,從系統(tǒng)中移除或插入到系統(tǒng)中來,并能正常的工作,且不影響系統(tǒng)的正常運(yùn)行。事實(shí)上,PCIe“熱插拔”...
PCIe Gen3/Gen4接收端鏈路均衡測(cè)試(下篇:實(shí)踐篇)
在PCIe 2.0的時(shí)代,通常只要保證了發(fā)送端的信號(hào)質(zhì)量,那么整個(gè)系統(tǒng)也就能夠正常工作;因此接收端測(cè)試并不是必測(cè)項(xiàng)。
全球?qū)?shù)據(jù)的需求沒有減弱的跡象,并繼續(xù)對(duì)服務(wù)提供商施加壓力,要求他們更快地處理更多比特。這種壓力在大型數(shù)據(jù)中心中感受到了強(qiáng)烈的壓力,這些數(shù)據(jù)中心正在應(yīng)對(duì)...
需要注意的是,PCIe總線采用的是嵌入式時(shí)鐘,即只有數(shù)據(jù)Lane,并沒有時(shí)鐘Lane(具體在前面的文章中已經(jīng)詳細(xì)地介紹過了)。也就是說,以Gen1為例,...
Xilinx PCIE core管腳分配錯(cuò)誤的解決方案
最近弄PCIE,遇到一個(gè)問題,以前我們總認(rèn)為:Xilinx的PCIE core的管腳是固定的,即指定了PCIE core的位置,對(duì)應(yīng)的管腳也就指定了,真...
聊聊PCIe設(shè)備在系統(tǒng)如何發(fā)現(xiàn)與訪問?
硬盤是大家都很熟悉的設(shè)備,一路走來,從HDD到SSD,從SATA到NVMe,作為NVMe SSD的前端接口,PCIe再次進(jìn)入我們的視野。作為x86體系關(guān)...
基于Linux模塊的IDT PCIe熱插拔驅(qū)動(dòng)程序
由于枚舉和資源分配算法的局限性,PCIe拓?fù)湟坏┏跏蓟阋研迯?fù),這意味著不得將新的端點(diǎn)設(shè)備或交換機(jī)連接到系統(tǒng)。
基于Xilinx Artix-7系列FPGA芯片設(shè)計(jì)的M.2 M-Key FPGA加速卡,引出Artix7-484腳芯片的4條高速GT,最高支持PCIE...
講到串?dāng)_,基礎(chǔ)的串?dāng)_知識(shí)比如串?dāng)_是由電場(chǎng)耦合和磁場(chǎng)耦合的共同結(jié)果啊,從串?dāng)_影響的方向來分有FEXT和NEXT這些小P就都不說了。當(dāng)小P在學(xué)習(xí)一篇PCIe...
PCIe(全稱為PCI Express)是一種連接各個(gè)設(shè)備的信號(hào)傳輸標(biāo)準(zhǔn),和USB差不多,通用性好,可以連接不同設(shè)備;也有不同版本,版本越高速度越快。
PCIe Tx/Rx 物理層信號(hào)完整性測(cè)試方法詳解
PCIExpress(PCIe)是一種高性能通用I/O互連協(xié)議,廣泛用于各種計(jì)算產(chǎn)品和通信產(chǎn)品。由于時(shí)延低、帶寬明顯要更高,因此業(yè)界正在融合到PCIe,...
有趣的是,MSI只支持32個(gè)中斷向量,而MSI-X支持多達(dá)2048個(gè)中斷向量,但是MSI-X的相關(guān)寄存器在配置空間中占用的空間卻更小。這是因?yàn)橹袛嘞蛄啃?..
如何使用IP Integrator創(chuàng)建硬件設(shè)計(jì)
本視頻介紹了使用IP Integrator(IPI)創(chuàng)建簡(jiǎn)單硬件設(shè)計(jì)的過程。 使用IPI可以無縫,快速地實(shí)現(xiàn)DDR4和PCIe等塊 連接在一起,在幾...
事務(wù)描述符是一種在請(qǐng)求方和完成方之間攜帶事務(wù)信息的機(jī)制。通過事務(wù)描述符TL層才知道要如何處理這些報(bào)文。在整個(gè)事務(wù)描述符由三個(gè)字段組成:
Root如何處理來自其他PCIe設(shè)備的錯(cuò)誤消息
高級(jí)可校正錯(cuò)誤屏蔽寄存器如下圖所示,默認(rèn)情況下,這些bit的值都是0。也就是說,只要發(fā)生相關(guān)錯(cuò)誤,且該錯(cuò)誤報(bào)告功能被使能,則相關(guān)錯(cuò)誤便會(huì)被報(bào)告(不被屏蔽...
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |