時鐘網(wǎng)絡(luò)反映了時鐘從時鐘引腳進(jìn)入FPGA后在FPGA內(nèi)部的傳播路徑。
報(bào)告時鐘網(wǎng)絡(luò)命令可以從以下位置運(yùn)行:
A,Vivado?IDE中的Flow Navigator;
B,Tcl命令:report_clock_networks -name {network_1}
報(bào)告時鐘網(wǎng)絡(luò)提供設(shè)計(jì)中時鐘樹的樹視圖。 見圖1。每個時鐘樹顯示從源到端點(diǎn)的時鐘網(wǎng)絡(luò),端點(diǎn)按類型排序。
圖1 時鐘網(wǎng)絡(luò)
時鐘樹:
?顯示由用戶定義或由工具自動生成的時鐘。
?報(bào)告從I / O端口加載的時鐘。
注意:完整的時鐘樹僅在報(bào)告的GUI形式中詳細(xì)說明。此報(bào)告的文本版本僅顯示時鐘根的名稱。
?可用于查找驅(qū)動其他BUFGs的BUFGs。
?顯示驅(qū)動非時鐘負(fù)載的時鐘。
例:以vivado自帶的例子wavegen為例。點(diǎn)擊Synthesis的Report CLock Networks如圖2所示。
圖2 Report clock Networks
如圖3所示,時鐘clk_pin_p從輸入引腳輸入之后,經(jīng)過IBUFDS,再通過MMCM生成時鐘,同時顯示了各個時鐘的頻率。如果我們未添加時鐘約束,報(bào)告將顯示Unconstrained(未約束的時鐘,root clock).可以選中未約束的時鐘右擊選擇Create Clock創(chuàng)建時鐘。
圖3 時鐘網(wǎng)絡(luò)
編輯:hfy
-
FPGA
+關(guān)注
關(guān)注
1645文章
22020瀏覽量
617133 -
時鐘樹
+關(guān)注
關(guān)注
0文章
56瀏覽量
11026
發(fā)布評論請先 登錄
基于FPGA的多時鐘片上網(wǎng)絡(luò)設(shè)計(jì)

賽靈思FPGA全局時鐘網(wǎng)絡(luò)結(jié)構(gòu)詳解
FPGA時鐘內(nèi)部設(shè)計(jì)方案

FPGA 時鐘分配網(wǎng)絡(luò)設(shè)計(jì)技術(shù)
FPGA器件的時鐘電路
基于FPGA的多時鐘片上網(wǎng)絡(luò)該怎么設(shè)計(jì)?
在FPGA內(nèi)部中使用單時鐘FIOF
一種FPGA時鐘網(wǎng)絡(luò)中鎖相環(huán)的實(shí)現(xiàn)方案
DLL在FPGA時鐘設(shè)計(jì)中的應(yīng)用
FPGA時鐘分配網(wǎng)絡(luò)設(shè)計(jì)技術(shù)
stm32內(nèi)部時鐘有哪些時鐘源 stm32使用內(nèi)部時鐘配置教程
Xilinx FPGA芯片內(nèi)部時鐘和復(fù)位信號使用方法

評論