在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

淺談DDR3的走線設計

電子設計 ? 來源:一博科技 ? 作者:肖勇超 ? 2021-04-09 09:47 ? 次閱讀

DDR3的設計有著嚴格等長要求,歸結起來分為兩類(以64位的DDR3為例): 數據 (DQ,DQS,DQM):組內等長,誤差控制在20MIL以內,組間不需要考慮等長;地址、控制、時鐘信號:地址、控制信號以時鐘作參考,誤差控制在100MIL以內,Address、Control與CLK歸為一組,因為Address、Control是以CLK的下降沿觸發的由DDR控制器輸出,DDR顆粒由CLK的上升沿鎖存Address、Control總線上的狀態,所以需要嚴格控制CLK與Address/Command、Control之間的時序關系,確保DDR顆粒能夠獲得足夠的建立和保持時間。

關注等長的目的就是為了等時,繞等長時需要注意以下幾點:

1.確認芯片是否有Pin-delay,繞線時要確保Pin-delay開關已經打開;

2.同組信號走在同層,保證不會因換層影響實際的等時;同樣的換層結構,換層前后的等長要匹配,即時等長;不同層的傳播延時需要考慮,如走在表層與走在內層,其傳播速度是不一樣的,所以在走線的時候需要考慮,表層走線盡量短,讓其差別盡量小(這也是為什么Intel的很多GUIDE上面要求,表層的走線長度不超過250MIL等要求的原因);

3. Z軸的延時:在嚴格要求的情況下,需要把Z軸的延時開關也打開,做等長時需要考慮(ALLEGRO中層疊需要設置好,Z軸延時才是對的)。

4.蛇形繞線時單線按3W,差分按5W繞線(W為線寬)。且保證各BUS信號組內間距按3H, 不同組組間間距為5H (H為到主參考平面間距),DQS和CLK 距離其他信號間距做到5H以上。單線和差分繞線方式如下圖1所示:

pIYBAGBvsW2AL5onAALb1CHXuDQ560.png

圖1.單線和差分繞線方式示例

而另一個核心重點便是電源處理。DDR3中有三類電源,它們是VDD(1.5V)、VTT(0.75V)、VREF(0.75V,包括VREFCA和VREFDQ)。

1. VDD(1.5V)電源是DDR3的核心電源,其引腳分布比較散,且電流相對會比較大,需要在電源平面分配一個區域給VDD(1.5V);VDD的容差要求是5%,詳細在JEDEC里有敘述。通過電源層的平面電容和專用的一定數量的去耦電容,可以做到電源完整性。VDD電源平面處理如下圖2所示:

o4YBAGBvsYGAUB2nAAWU5KFLXvk818.png

圖2:VDD電源處理

2. VTT電源,它不僅有嚴格的容差性,而且還有很大的瞬間電流;可以通過增加去耦電容來實現它的目標阻抗匹配;由于VTT是集中在終端的上拉電阻處,不是很分散,且對電流有一定的要求,在處理VTT電源時,一般是在元件面同層通過鋪銅直接連接,銅皮要有一定寬度(120MIl)。VTT電源處理如圖3所示:

o4YBAGBvsZGATe_cAAPVY-SZRqg501.png

圖3:VTT電源

3.VREF電源 。 VREF要求更加嚴格的容差性,但是它承載的電流比較小。它不需要非常寬的走線,且通過一兩個去耦電容就可以達到目標阻抗的要求。DDR3的VERF電源已經分為VREFCA和VREFDQ兩部分,且每個DDR3顆粒都有單獨的VREFCA和VREFDQ,因其相對比較獨立,電流也不大,布線處理時也建議用與器件同層的銅皮或走線直接連接,無須在電源平面層為其分配電源。注意鋪銅或走線時,要先經過電容再接到芯片的電源引腳,不要從分壓電阻那里直接接到芯片的電源引腳。VREF電源處理如圖4所示:

11-04.jpg

圖4:VREF電源

濾波電容的FANOUT 小電容盡量靠近相應的電源引腳,電容的引線也要盡量短,并減少電源或地共用過孔;

11-05.jpg

圖5 : 小濾波電容的Fanout

Bulk電容的FANOUT

電源的Bulk電容一般在設計中起到的是儲能濾波的作用,在做Fanout時要多打孔,建議2個孔以上,電容越大需要過孔越多,也可以用鋪銅的形式來做。電容的電源孔和地孔盡量靠近打,如圖6所示。

11-06.jpg

圖6:儲能電容的Fanout

綜上所述,我們常規DDR3的走線設計總結如下表:

11-07.jpg

編輯:hfy

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • DDR3
    +關注

    關注

    2

    文章

    283

    瀏覽量

    42998
  • 濾波電容
    +關注

    關注

    8

    文章

    459

    瀏覽量

    40971
  • 控制信號
    +關注

    關注

    0

    文章

    192

    瀏覽量

    12270
  • 時鐘信號
    +關注

    關注

    4

    文章

    466

    瀏覽量

    29118
  • Bulk
    +關注

    關注

    0

    文章

    8

    瀏覽量

    8805
收藏 人收藏

    評論

    相關推薦
    熱點推薦

    在Vivado調用MIG產生DDR3的問題解析

    下面是調用的DDR3模塊的,模塊的倒數第二行是,模塊的時鐘輸入,時鐘源來自PLL產生的系統時鐘的倍頻。
    的頭像 發表于 05-03 10:21 ?479次閱讀
    在Vivado調用MIG產生<b class='flag-5'>DDR3</b>的問題解析

    TPS51116 完整的DDRDDR2、DDR3DDR3L、LPDDR3DDR4 電源解決方案同步降壓控制器數據手冊

    TPS51116為 DDR/SSTL-2、DDR2/SSTL-18、DDR3/SSTL-15、DDR3L、LPDDR3
    的頭像 發表于 04-29 16:38 ?327次閱讀
    TPS51116 完整的<b class='flag-5'>DDR</b>、<b class='flag-5'>DDR</b>2、<b class='flag-5'>DDR3</b>、<b class='flag-5'>DDR3</b>L、LPDDR<b class='flag-5'>3</b> 和 <b class='flag-5'>DDR</b>4 電源解決方案同步降壓控制器數據手冊

    DDR模塊的PCB設計要點

    在高速PCB設計中,DDR模塊是絕對繞不過去的一關。無論你用的是DDRDDR2還是DDR3,只要設計不規范,后果就是——信號反射、時序混亂、系統頻繁死機。
    的頭像 發表于 04-29 13:51 ?944次閱讀
    <b class='flag-5'>DDR</b>模塊的PCB設計要點

    TPS51216-EP 增強型產品 完整的 DDR2、DDR3DDR3L 內存電源解決方案 同步降壓控制器數據手冊

    TPS51216-EP 以最低的總成本和最小的空間為 DDR2、DDR3DDR3L 內存系統提供完整的電源。它將同步降壓穩壓控制器 (VDDQ) 與 2A 灌/拉跟蹤 LDO (VTT) 和緩
    的頭像 發表于 04-26 11:12 ?263次閱讀
    TPS51216-EP 增強型產品 完整的 <b class='flag-5'>DDR</b>2、<b class='flag-5'>DDR3</b> 和 <b class='flag-5'>DDR3</b>L 內存電源解決方案 同步降壓控制器數據手冊

    TPS51200-EP 灌電流/拉電流 DDR 終端穩壓器數據手冊

    只需要最小輸出 電容為 20 μF。TPS51200-EP 支持遙感功能和所有功率要求 用于 DDRDDR2、DDR3、低功耗 DDR3DD
    的頭像 發表于 04-26 10:26 ?360次閱讀
    TPS51200-EP 灌電流/拉電流 <b class='flag-5'>DDR</b> 終端穩壓器數據手冊

    DDR3 SDRAM配置教程

    DDR3 SDRAM(Double-Data-Rate ThreeSynchronous Dynamic Random Access Memory)是DDR SDRAM的第三代產品,相較于DDR2,
    的頭像 發表于 04-10 09:42 ?2485次閱讀
    <b class='flag-5'>DDR3</b> SDRAM配置教程

    燦芯半導體推出DDR3/4和LPDDR3/4 Combo IP

    燦芯半導體(上海)股份有限公司(燦芯股份,688691)宣布推出基于28HKD 0.9V/2.5V 平臺的DDR3/4, LPDDR3/4 Combo IP。該IP具備廣泛的協議兼容性,支持DDR3
    的頭像 發表于 03-21 16:20 ?395次閱讀

    初次使用XC7A35T-FGG484做設計,用的是25MHZ有源晶振,有源晶振3.3V供電,DDR3的供電1.35V,現在接上晶振后,DDR3的供電變成1.8V

    初次使用XC7A35T-FGG484做設計,用的是25MHZ有源晶振,有源晶振3.3V供電,DDR3的供電1.35V,現在接上晶振后,DDR3的供電變成1.8V 求助怎么解決。
    發表于 03-21 14:25

    DDR內存控制器的架構解析

    DDR內存控制器是一個高度集成的組件,支持多種DDR內存類型(DDR2、DDR3DDR3L、LPDDR2),并通過精心設計的架構來優化內存
    的頭像 發表于 03-05 13:47 ?1463次閱讀
    <b class='flag-5'>DDR</b>內存控制器的架構解析

    三大內存原廠或將于2025年停產DDR3/DDR4

    據報道,業內人士透露,全球三大DRAM內存制造商——三星電子、SK海力士和美光,有望在2025年內正式停產已有多年歷史的DDR3DDR4兩代內存。 隨著技術的不斷進步和消費級平臺的更新換代
    的頭像 發表于 02-19 11:11 ?1395次閱讀

    DDR3DDR4、DDR5的性能對比

    DDR3DDR4、DDR5是計算機內存類型的不同階段,分別代表第三代、第四代和第五代雙倍數據速率同步動態隨機存取存儲器(SDRAM)。以下是它們之間的性能對比: 一、速度與帶寬 DDR3
    的頭像 發表于 11-29 15:08 ?9385次閱讀

    如何選擇DDR內存條 DDR3DDR4內存區別

    隨著技術的不斷進步,計算機內存技術也在不斷發展。DDR(Double Data Rate)內存條作為計算機的重要組成部分,其性能直接影響到電腦的運行速度和穩定性。DDR3DDR4是目前市場上最常
    的頭像 發表于 11-20 14:24 ?5587次閱讀

    DDR3寄存器和PLL數據表

    電子發燒友網站提供《DDR3寄存器和PLL數據表.pdf》資料免費下載
    發表于 08-23 11:06 ?2次下載
    <b class='flag-5'>DDR3</b>寄存器和PLL數據表

    DDR5內存條上的時鐘

    DDR5標準JESD79-5文件中沒有明確的控制阻抗建議,DDR4時代基本內存條上時鐘阻抗還是跟著芯片、主板的70-80歐姆。線寬相對而言比較細。不知道你開始使用DDR5沒有,你有關
    的頭像 發表于 07-16 17:47 ?3750次閱讀
    <b class='flag-5'>DDR</b>5內存條上的時鐘<b class='flag-5'>走</b><b class='flag-5'>線</b>

    基于FPGA的DDR3多端口讀寫存儲管理設計

    今天給大俠帶來《基于FPGA的DDR3多端口讀寫存儲管理設計》,話不多說,上貨。 摘要 為了解決視頻圖形顯示系統中多個端口訪問DDR3時出現的數據存儲沖突問題,設計了一種基于FPGA
    發表于 06-26 18:13
    主站蜘蛛池模板: 国产精品福利午夜在线观看 | 又粗又硬又猛又黄的免费视频黑人 | 亚洲欧美网 | 美女免费视频黄 | 毛片特黄| 国产午夜精品久久久久 | 国产精品视频网站你懂得 | 国产剧情麻豆三级在线观看 | 免费观看视频在线观看 | 成人av.com| 亚洲天堂视频在线播放 | 91大神在线免费观看 | 色午夜在线 | 亚洲国产色图 | 国产99热| 国产精品一区二区综合 | 午夜一区二区三区 | 久久亚洲国产欧洲精品一 | 久久黄色网 | 777午夜精品免费播放 | 羞羞漫画喷水漫画yy漫画 | 久久久久久天天夜夜天天 | 四虎最新网址入口 | 成人男女啪啪免费观看网站 | 久久久久久人精品免费费看 | 99r8这里精品热视频免费看 | 视频在线高清完整免费观看 | 四虎国产精品高清在线观看 | 欧美一级精品 | 日本三级吹潮 | 免费国产h视频在线观看 | 在线黄色网 | 日本高清视频成人网www | 第四色播日韩第一页 | 夜夜爽爽爽 | 国产小视频在线观看免费 | 国产精品久久久久久久9999 | 热re99久久精品国产99热 | 亚洲伊人成人网 | www四虎影院| 日本不卡高清免费 |