在現代的通信及基于FPGA的圖像數據處理系統中,經常要用到大容量和高速度的存儲器。SDRAM有一個同步接口,在響應控制輸入前會等待一個時鐘信號,這樣就能和計算機的系統總線同步。在各種的隨機存儲器件中,SDRAM的價格低,體積小和速度快,容量大等優點而獲得大家的青睞。
SDRAM功耗來源
SDRAM內部一般分為多個存儲體,通過行、列地址分時復用,系統地址總線對不同存儲體內不同頁面的具體存儲單元進行尋址。SDRAM每個存儲體有即激活狀態和關閉狀態2個狀態,。在一次讀寫訪問完畢后,維持存儲體激活狀態稱為開放的頁策略(open-page policy) ,頁面寄存器中保存已經打開的行地址,直到它不得不被關閉,比如要執行刷新命令等;訪問完畢后關閉存儲體稱為封閉的頁策略(close-page policy)。
為了更好地決定選擇哪種策略,需要熟悉SDRAM 功耗的特點。SDRAM的功耗主要有激活關閉存儲體、讀寫和刷新3個來源。在大部分程序中,激活關閉存儲體引起的功耗占到訪存操作的總功耗的一半以上I3。圖1給出了對同一SDRAM行進行讀寫時,采用開放的頁策略和封閉的頁策略的功耗比較(假設激活關閉存儲體一次消耗功耗為1) ,經計算可知,若連續的幾個讀寫操作在同一行,采用開放的頁策略可以節省功耗。
圖1開放的頁策略和關閉的頁策略的功耗比較
根據上面對SDRAM功耗的特點的分析可知,盡量減少激活/關閉存儲體引起的附加功耗開銷,是優化SDRAM存儲系統功耗的根本,另外不能忽視一直處于激活狀態的存儲體帶來的功耗。
責任編輯:xj
-
FPGA
+關注
關注
1643文章
21941瀏覽量
613330 -
SDRAM
+關注
關注
7文章
441瀏覽量
55975 -
通信
+關注
關注
18文章
6164瀏覽量
137302
發布評論請先 登錄
DDR3 SDRAM配置教程

SDRAM控制器的設計——Sdram_Control.v代碼解析(異步FIFO讀寫模塊、讀寫SDRAM過程)

SDRAM控制器設計之異步FIFO的調用

SDRAM控制器設計之command.v代碼解析

ARM開發板的功耗分析與優化
DDR4 SDRAM控制器的主要特點
DDR SDRAM的工作模式和特點
SDRAM的特點與應用
SDRAM中的active命令介紹

評論