鍺硅(SiGe)外延(p-MOS源漏)
自 32 nm節(jié)點以來,CMOS 器件結(jié)構(gòu)已從多晶硅柵(如硅氧化/多晶硅結(jié)構(gòu))和非應(yīng)變源漏結(jié)構(gòu)演變到利用高k柵介質(zhì)/金屬柵 (high-k/ Metal-Gate, HKMG)和應(yīng)變硅源漏,如圖所示。
其制造工藝流程如下:首先形成補(bǔ)償側(cè)墻(Offset Spacer),經(jīng)n+/p+輕摻雜源漏后,選擇性地進(jìn)行圖形化,在p型源漏區(qū)先進(jìn)行干法刻蝕,使其凹陷適當(dāng)?shù)纳疃?30~100nm);然后采用濕法各向異性刻蝕形成“鉆石”形腔(Diamond Cavity,又稱“∑”形狀);接著外延鍺硅(SiGe)形成p-MOS 的源漏,p型摻雜可由原位硼摻雜或硼離子注入和快速熱退火(RTA) 來形成。p型源漏的鉆石形鍺硅面向溝道的鄰近尖點(DiamondTip),可有效地增強(qiáng)沿溝道方向的壓應(yīng)力,因此也增強(qiáng)了溝道空穴遷移率。
審核編輯 :李倩
-
CMOS
+關(guān)注
關(guān)注
58文章
6001瀏覽量
238325 -
晶硅
+關(guān)注
關(guān)注
1文章
51瀏覽量
22921
原文標(biāo)題:前段集成工藝(FEOL)- 6
文章出處:【微信號:Semi Connect,微信公眾號:Semi Connect】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
發(fā)布評論請先 登錄
CMOS超大規(guī)模集成電路制造工藝流程的基礎(chǔ)知識

概倫電子集成電路工藝與設(shè)計驗證評估平臺ME-Pro介紹

集成電路工藝中的金屬介紹

集成電路新突破:HKMG工藝引領(lǐng)性能革命

大馬士革銅互連工藝詳解

晶合集成28納米邏輯工藝通過驗證
集成電路工藝學(xué)習(xí)之路:從零基礎(chǔ)到專業(yè)水平的蛻變

評論