概述
AD9572是一款多輸出時鐘發生器,具有兩個片內PLL內核,針對包括以太網接口的光纖通道線路卡應用進行了優化。整數N分頻PLL設計基于ADI公司成熟的高性能、低抖動頻率合成器系列,可實現網絡的較高性能。這款器件也適合相位噪聲和抖動要求嚴格的其它應用。
數據表:*附件:AD9572光纖通道 以太網時鐘發生器IC,PLL內核,分頻器,7路時鐘輸出技.pdf
PLL部分由低噪聲鑒頻鑒相器(PFD)、精密電荷泵(CP)、低相位噪聲壓控振蕩器(VCO)、預編程的反饋分頻器和輸出分頻器組成。通過將一個外部晶振或參考時鐘連接到REFCLK引腳,可以將最高156.25 MHz的頻率鎖定至輸入參考。每個輸出分頻比和反饋分頻比針對所要求的輸出速率進行預編程。
第二個PLL也用作整數N分頻頻率合成器,并驅動兩個LVPECL或LVDS輸出緩沖器以支持106.25 MHz頻率。無需外部環路濾波器,從而節省寶貴的設計時間和電路板空間。
AD9572提供40引腳6 mm × 6 mm、LFCSP封裝,可以采用3.3 V單電源供電。溫度范圍為?40°C至+85°C。
應用
- 光纖通道線路卡、交換機和路由器
- 支持千兆以太網/PCIe
- 低抖動、低相位噪聲時鐘產生
特性
- 完全集成的雙VCO/PLL內核
均方根抖動:167 fs(0.637 MHz至10 MHz,
106.25 MHz)
均方根抖動:178 fs(1.875 MHz至20 MHz,
156.25 MHz) - 均方根抖動:418 fs(12 kHz至20 MHz,
125 MHz輸入晶振或25 MHz時鐘頻率) - 針對106.25 MHz、156.25 MHz、33.33 MHz、100 MHz、125 MHz提供預設分頻比
- 可選擇LVPECL或LVDS輸出格式
- 集成環路濾波器
- 參考時鐘輸出副本
- 通過綁定引腳配置速率
- 節省空間的6 mm × 6 mm、40引腳LFCSP封裝
- 功耗:0.71 W(LVDS工作方式)
- 功耗:1.07 W(LVPECL工作方式)
- 3.3 V 工作電壓
框圖
時序圖
引腳配置描述
操作理論
圖17展示了AD9572的框圖。該芯片集成了雙PLL核心,這些核心經配置可生成網絡應用所需的特定時鐘頻率,無需任何用戶編程。這基于亞德諾半導體成熟的合成器技術,以卓越的相位噪聲性能著稱。AD9572集成度高,包含環路濾波器、電源噪聲抑制調節器,以及所有必要的分頻器和多種輸出緩沖器格式,還帶有一個晶體振蕩器。用戶只需提供一個25MHz參考時鐘或外部晶體,即可實現完整的線路卡時鐘解決方案,無需任何處理器干預。此外,還提供一個25MHz參考時鐘源。
LVDS和LVPECL輸出的簡化等效電路分別如圖18和圖19所示。)
差分輸出在出廠時已編程為LVPECL或LVDS格式,可根據需求選擇任一模式。
CMOS驅動器相比差分輸出往往會產生更多噪聲,因此,33.33MHz輸出引腳(引腳21和引腳22)與差分輸出引腳的距離會影響抖動性能。基于此,當FREQSEL = 0時(即差分輸出產生125MHz頻率時),33MHz引腳可通過置位引腳37上的FORCE_LOW_OUT(見表16)強制為低電平。內部下拉電阻使33.33MHz輸出在引腳未連接時也能正常工作。
-
發生器
+關注
關注
4文章
1400瀏覽量
62603 -
pll
+關注
關注
6文章
888瀏覽量
136176 -
時鐘發生器
+關注
關注
1文章
223瀏覽量
68990 -
ad9572
+關注
關注
0文章
2瀏覽量
3794
發布評論請先 登錄
MAX3625B中文資料,pdf,低抖動、精密時鐘發生器
Maxim推出高性能、三路輸出時鐘發生器MAX3625B
MAX3679A高性能四路輸出時鐘發生器(Maxim)
光纖通道/以太網時鐘發生器IC 7時鐘輸出ad9572數據表

AD9572 光纖通道/以太網時鐘發生器IC,PLL內核,分頻器,7路時鐘輸出

AD9510:1.2 GHz時鐘分配IC,PLL內核,分頻器,延遲調整,8路輸出

AD9573:PCI-Express時鐘發生器IC,PLL內核,分頻器,雙輸出數據表

時鐘發生器由哪些部分組成?鎖相環pll的特點是什么?
AD9573 PCI-Express時鐘發生器IC,PLL內核,分頻器,兩路輸出技術手冊

評論