NB7L14M 時(shí)鐘/數(shù)據(jù)扇出緩沖器/轉(zhuǎn)換器 2.5 V / 3.3 V 1:4差分 12 Gbps 帶CML輸出和內(nèi)部終端
數(shù)據(jù):
數(shù)據(jù)表:2.5V / 3.3V,10Gb / s差分1:4時(shí)鐘/數(shù)據(jù)扇出緩沖器/轉(zhuǎn)換器,帶有CML輸出和內(nèi)部端接
NB7L14M是一款差分1至4時(shí)鐘/數(shù)據(jù)分配芯片,具有內(nèi)部源端接和CML輸出結(jié)構(gòu),針對(duì)低偏斜和最小抖動(dòng)進(jìn)行了優(yōu)化。該器件分別產(chǎn)生兩個(gè)相同的時(shí)鐘或數(shù)據(jù)輸出副本,工作頻率高達(dá)8 GHz或12 Gb / s。
輸入采用內(nèi)部50歐姆端接電阻,接受NECL(負(fù)ECL),PECL(正ECL),CML, LVCMOS,LVTTL或LVDS。差分16mA CML(電流模式邏輯)輸出提供匹配的50歐姆端接,外部端接時(shí)為400 mV輸出擺幅,50歐姆至V CC 。
特性 |
- 最高輸入時(shí)鐘頻率高達(dá)8 GHz典型
|
- 最高輸入數(shù)據(jù)速率高達(dá)12Gb / s典型
|
- <0.5 ps最大RMS時(shí)鐘抖動(dòng)
|
- <10 ps數(shù)據(jù)相關(guān)抖動(dòng)
|
|
|
|
- 工作范圍: V CC = 2.375 V至3.465 V,V EE = 0 V
|
|
|
- 功能上與現(xiàn)有的2.5 V / 3.3V LVEL,LVEP,EP和SG設(shè)備
|
|
應(yīng)用 |
- SDH / SONET OC-3至OC-48數(shù)據(jù)緩沖
- 高速精密邊沿時(shí)鐘
|
電路圖、引腳圖和封裝圖
![]()