在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
电子发烧友
开通电子发烧友VIP会员 尊享10大特权
海量资料免费下载
精品直播免费看
优质内容免费畅学
课程9折专享价
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

談談DDR5技術規格的那些事

君鑒科技 ? 2024-05-09 08:27 ? 次閱讀

此文盡量排除高深莫測的DRAM相關技術名詞,讓各位迅速了解DDR5相對DDR4的優勢與可能的影響,最后再同場加映英特爾Atom x6000系列引進的「In-Band ECC」技術,讓大家瞧瞧英特爾如何在沒有ECC模組下提供類似糾錯功能。

e88ab9ee-0d9a-11ef-9118-92fbcf53809c.png

Chrent「理所當然」的提升數據傳輸率

e8b6642c-0d9a-11ef-9118-92fbcf53809c.png

初期DDR5可提供超過DDR4 50%數據傳輸率,最終預期可達2.6倍8.4Gbps。回顧JEDEC SDRAM歷代演進,提升幅度還算驚人,但到頭來也只是充分反應相隔八年累積的制程技術成長。

至于「一定會膨脹」的容量看似沒什么好提,但后面會提到DDR5強化數據可靠性的手段。

Chrent更低電壓與嶄新電源架構

持續降低工作電壓也是歷代JEDEC SDRAM的傳統,從20年前DDR2.5V一路調降到DDR5 1.1V,讓存儲器運作「理論上」更節能省電。

但當DDR5基礎工作電壓降到1.1V時,意味更小信號容限,所以過去由主機板負責的電源管理功能,就轉移到存儲器模組本身,因此DDR5會多一顆PMIC,直接控制存儲器電源,提供更佳信號辨識能力。

多了這顆PMIC也抬高了成本,都將轉嫁給制造商成本和消費者帳單,以及更高的缺料風險。

Chrent兩倍的Bank群組、通道架構與突發存取長度

Bank意指DRAM顆粒可單獨運作的儲存單元。DDR5采用八個Bank群組而成的32Bank,是DDR4兩倍。DRAM因儲存原理是需定時刷新(Refresh)數據的電容,DDR4與前代刷新時無法執行其他操作,但DDR5可透過Same Bank Refresh (REFsb)命令,允許系統刷新某些Bank時,可存取其他Bank的數據。

換言之,DDR5存取可用性起碼是DDR4兩倍。

DDR5另一個規格面重大變化(也許是最重要者),在于將雙通道實作于單模組。過去DDR都是72位元(64位元數據+8位元ECC),但DDR5變成兩組40位元(32位元數據+8位元ECC)。兩個較小獨立通道可提高存儲器存取效率,特別是縮短存取延遲。分而治之的結構,也可便于提高信號完整性。

e8e7ec36-0d9a-11ef-9118-92fbcf53809c.png

看起來似乎好棒?但對服務器會用到的ECC模組就不是這樣了,因拆成兩邊都需要完整ECC,會增加額外顆粒數量,例如原本18個顆粒的ECC模組就可能變成20顆,意味更高成本。

e8fcba12-0d9a-11ef-9118-92fbcf53809c.png

再來就是跟以上雙通道結構息息相關的突發存取長度(Burst Length)了,這數字決定單一讀寫指令可存取的數據量。DDR5的BL從DDR4八倍增到16,這對時下的主流處理器是個「魔術數字」。為何?DDR5的雙通道結構讓單次數據存取寬度變成32位元(4 Byte),BL16就代表「可一次填充處理器的64 Byte快取存儲器區塊」。

換句話說,一條DDR5模組可同時滿足兩個64 Byte快取區塊的需求,是DDR4兩倍。

Chrent更高的存儲器有效帶寬比例

一般來說,JEDECSDRAM的存儲器有效帶寬比例,多半是約定俗成的80%(理論和實際畢竟有差距),但DDR5結合這么多架構改進,按某些存儲器模組廠商估算,這次有機會達85%~90%,很接近Rambus水準(號稱90%以上)。搞了這么多年,JEDEC SDRAM「總算」看到Rambus的車尾燈,值得大書特書一下。

筆者不得不先談談Rambus這個英特爾芯片組發展史的黑歷史了。Rambus發展出一系列所謂「Protocol-Based DRAM」將傳統總線的定址、控制與數據,都包在類似網絡封包的Packet內,然后DRAM內部整合大多數控制單元功能,每顆DRAM如同一個網絡裝置,連接一條超高速序列(Serial)總線。也因此,Rambus DRAM不能有空存儲器模組,未使用存儲器模組須安裝「假的」CRIMM(Continuity RIMM)當終端。

e92231c0-0d9a-11ef-9118-92fbcf53809c.png

Protocol-Based DRAM可用更少數據線就達成更高存儲器頻寬,也會有更高存儲器有效帶寬。Rambus的缺點也很明顯,更長存取延遲、高昂制造成本、更高發熱量,以及Rambus惡名昭彰的授權費。與PC133 SDRAM相比,同容量Rambus價格多達2~3倍。日后FB-DIMM(Fully-Buffered DIMM)也繼承類似Rambus的精神,終究難逃相同的命運。

e93875ac-0d9a-11ef-9118-92fbcf53809c.png

Chrent更高的數據可靠度

以電容為儲存原理的DRAM,顆粒容量及儲存密度成長,背后藏著諸多潛在風險,如像構成地球低強度背景輻射的帶電粒子,引起位元翻轉的存儲器軟錯誤(Soft Error),這也成為潛在安全攻擊目標。這也是為何高效能非揮發性存儲器一直視為遲早取代DRAM的主因之一(雖然遲遲沒有發生)。

為了強化穩定性,DDR5支持晶粒內建糾錯(On-DieECC)機制,每128位元數據就附帶8位元糾錯碼。不過筆者并不認為這能取代標準ECC模組,只能說確保容量更大的DDR5顆粒可維持和過去同等級的數據可靠度。

這會增加多少潛在顆粒成本,只有原廠自己心知肚明。總之談錢傷感情,就干脆不談了。

Chrent

同場加映:英特爾Atom x6000系列的In-Band ECC

既然全文提到這么多次ECC,筆者就同場加映談談英特爾新一代Atom x6000處理器(代號Elkhart Lake)導入的In-Band ECC(或稱In-Line ECC)技術,不需要ECC存儲器模組也能達到相似數據可靠度。

針對工業自動化的相關應用,英特爾Atom x6000系列補強不少新功能,如工業級時間敏感網絡(TimeSensitive Networking,TSN)和時間協調運算(Time Coordinated Computing,TCC),安全性和管理性也絲毫不含糊。基本上,論針對特定生態系統的解決方案完整度,也是現階段AMD依舊不及英特爾的先天弱點。

e9512f8e-0d9a-11ef-9118-92fbcf53809c.png

說穿了,In-BandECC藉由DRAM內分割一塊特定區域,存放存儲器數據的ECC碼。以Atom x6000為例,每64 Byte數據分配到2 Byte ECC,存儲器容量預留1/32放置后者。處理器存儲器控制也勢必多出相關后繼處理步驟。

e97c34a4-0d9a-11ef-9118-92fbcf53809c.png

但天底下沒有免費的午餐,In-Band ECC固然達成「低成本的高可靠度」,但前提是犧牲存儲器的讀寫性能。照英特爾官方說法,啟動In-Band ECC后,存儲器讀取效能劇降至原本一半,存儲器寫入更下探到三分之一。話說回來,這對工業物聯網應用,或許的確是值得的代價。

Chrent最后

最后,終于是升級存儲器的好時機了嗎?

e9896b1a-0d9a-11ef-9118-92fbcf53809c.png

秉持勤儉持家的原則,筆者死守DDR3多年,連現在用的主機板都刻意選支持DDR3的華碩Z170M-3 D3,死撐活撐,直到最近微軟Windows 11判了確定無法升級的死刑。看在遲早得面對現實升級整臺桌機的份上,看到DDR5明顯演化,說不想直奔DDR5絕對是騙人的。

但時下世界正處于史上前所未見的「萬物缺料」,什么都漲,DDR5價格何時才能降到可負擔的水準,筆者實在毫無樂觀的理由,只能繼續看硬件測試網站的效能測試數據過過干癮了。


ChrentDDR5系統的實際測試視頻由JEDEC JC40.5小組委員會主席 Randy White主講,介紹了DDR5系統的實際測試,Randy參與了DDR總線測試規范制定。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • DRAM
    +關注

    關注

    40

    文章

    2337

    瀏覽量

    184918
  • 儲存
    +關注

    關注

    3

    文章

    202

    瀏覽量

    22597
  • DDR5
    +關注

    關注

    1

    文章

    438

    瀏覽量

    24600
收藏 0人收藏

    評論

    相關推薦

    DDR5測試技術更新漫談

    ,DDRSDRAM均作為CPU進行數據處理和運算的緩存發揮著不可或缺的作用。過去二十多年間,存儲技術經歷了從SDRAM向DDRRAM的重大演進,直至今日的DDR5
    的頭像 發表于 04-21 11:24 ?304次閱讀
    <b class='flag-5'>DDR5</b>測試<b class='flag-5'>技術</b>更新漫談

    大型文件秒開、多開任務流暢——DDR5的優勢遠不止頻率

    如果把CPU比作廚師,內存就是廚房的操作臺,DDR5內存相當于給廚師換了一個更大、更快、更整潔的操作臺,做起菜來自然效率提升。隨著DDR5內存價格逐步下降,這項具備更高帶寬和超大容量的新技術,正在
    的頭像 發表于 04-18 10:34 ?71次閱讀
    大型文件秒開、多開任務流暢——<b class='flag-5'>DDR5</b>的優勢遠不止頻率

    DDR3、DDR4、DDR5的性能對比

    DDR3、DDR4、DDR5是計算機內存類型的不同階段,分別代表第三代、第四代和第五代雙倍數據速率同步動態隨機存取存儲器(SDRAM)。以下是它們之間的性能對比: 一、速度與帶寬 DDR
    的頭像 發表于 11-29 15:08 ?7445次閱讀

    DDR5內存與DDR4內存性能差異

    DDR5內存與DDR4內存性能差異 隨著技術的發展,內存技術也在不斷進步。DDR5內存作為新一代的內存
    的頭像 發表于 11-29 14:58 ?1550次閱讀

    DDR5內存的工作原理詳解 DDR5DDR4的主要區別

    的數據傳輸速率、更大的容量和更低的功耗。 2. DDR5內存工作原理 DDR5內存的工作原理基于雙倍數據速率技術,即在每個時鐘周期內傳輸兩次數據。DDR5內存通過提高數據傳輸速率、增加
    的頭像 發表于 11-22 15:38 ?3739次閱讀

    揭秘DDR5的讀寫分離技術奧秘

    在系統級仿真中,與DDR4-3200 相比,更高數據速率下的 DDR5 的有效帶寬幾乎是其兩倍。這種改進是通過提高數據速率和增強架構來實現的。DDR5 包含從 3200 MT/s 到 8800 MT
    的頭像 發表于 11-14 11:12 ?1210次閱讀
    揭秘<b class='flag-5'>DDR5</b>的讀寫分離<b class='flag-5'>技術</b>奧秘

    順絡電子推出DDR5電感新方案,助力高效普及

    近日,順絡電子近期推出了全新的低損耗電感系列產品。這一創新方案由WT系列與WCX系列組合而成,旨在為用戶提供高性能、高可靠性以及更低成本的電感解決方案,進一步推動DDR5技術的普及與發展。 WT系列
    的頭像 發表于 10-25 11:09 ?810次閱讀

    DRAM大廠第三季DDR5價格大幅上調

    近日,DRAM(動態隨機存取存儲器)市場傳來重磅消息,由于服務器需求持續強勁及產能排擠效應顯著,多家大廠決定在第三季度對DDR5內存價格進行新一輪調整。據供應鏈最新消息,三星電子與SK海力士這兩大DRAM巨頭已正式發出通知,宣布DDR5內存的單季價格將實現15%以上的顯著
    的頭像 發表于 08-21 15:40 ?781次閱讀

    DDR5內存面臨漲價潮,存儲巨頭轉向HBM生產

    產能布局,將大量資源轉向生產面向AI需求的高頻寬內存(HBM),導致DDR5等常規內存規格的生產量急劇減少。
    的頭像 發表于 08-15 10:19 ?1128次閱讀

    SK海力士DDR5芯片價格或將大幅上漲

    近日,據外媒報道,SK海力士已宣布將其DDR5 DRAM芯片價格上調15%至20%,這一舉動在業界引起了廣泛關注。供應鏈內部人士透露,此次漲價的主要原因在于HBM3/3E產能的大幅擴張,對DDR5的生產資源造成了明顯擠占。
    的頭像 發表于 08-14 15:40 ?937次閱讀

    Introspect DDR5/LPDDR5總線協議分析儀

    DDR5 RDIMM及支持下一代MR-DIMM單體測試驗證系統 (DDR5 MR-DIMM Module Test System), 支持的速率可高達17.4Gbps. DDR5內存測試系統
    發表于 08-06 12:03

    DDR5 MRDIMM內存標準將發,存儲廠商方案先行

    電子發燒友網報道(文/黃晶晶)最近,JEDEC固態技術協會宣布DDR5 MRDIMM 和 LPDDR6 CAMM技術標準即將推出。在標準正式發布之前,SK海力士、三星、美光等廠商已經著手DDR
    的頭像 發表于 07-31 18:26 ?5732次閱讀
    <b class='flag-5'>DDR5</b> MRDIMM內存標準將發,存儲廠商方案先行

    DDR5內存條上的時鐘走線

    DDR5標準JESD79-5文件中沒有明確的控制阻抗建議,DDR4時代基本內存條上時鐘阻抗還是跟著芯片、主板走的70-80歐姆。線寬相對而言比較細。不知道你開始使用DDR5沒有,你有關
    的頭像 發表于 07-16 17:47 ?3135次閱讀
    <b class='flag-5'>DDR5</b>內存條上的時鐘走線

    0706線下活動 I DDR4/DDR5內存技術高速信號專題設計技術交流活動

    01活動主題DDR4/DDR5內存技術高速信號專題設計技術交流活動時間:2024年7月6日(本周六)10:00地點:深圳市南山區科技南十二路曙光大廈1002(深圳地鐵1號線,高新園地鐵
    的頭像 發表于 07-06 08:12 ?530次閱讀
    0706線下活動 I <b class='flag-5'>DDR</b>4/<b class='flag-5'>DDR5</b>內存<b class='flag-5'>技術</b>高速信號專題設計<b class='flag-5'>技術</b>交流活動

    Rambus通過全新PMIC系列支持多代基于 DDR5 的高性能服務器

    提供業界領先的 DDR5 服務器 PMIC,滿足AI及其他高級工作負載對最高性能與容量內存模塊的需求 通過全新PMIC系列支持多代基于 DDR5 的高性能服務器 為 DDR5 服務器內存模塊提供完整
    的頭像 發表于 06-20 15:13 ?1093次閱讀
    主站蜘蛛池模板: 天天舔天天干天天操 | 狠狠狠色丁香婷婷综合久久五月 | 真爽~张开腿~让我插 | 男男全肉高h腐文 | 天天操天天射天天色 | 天天干天天舔天天射 | 亚洲黄色三级网站 | 爽天天天天天天天 | 台湾av | 天天拍夜夜添久久精品中文 | 欧美一级日韩在线观看 | 欧美一区二区三区免费看 | 欧美黑粗特黄午夜大片 | 一区二区影视 | xxx久久| 成人久久网 | 韩国电影天堂网 | 国产小视频免费在线观看 | 日本不卡一区二区三区在线观看 | a久久 | 亚洲三级视频在线观看 | 18videosex欧美69| 老色99久久九九精品尤物 | 调教r18车肉高h男男 | 99久免费精品视频在线观看2 | 欧美黄色性 | 曰曰摸天天摸人人看久久久 | 狠狠色丁香婷婷综合最新地址 | 亚洲成a人v在线观看 | 天天干天天射天天舔 | 亚洲另类电击调教在线观看 | 欧美福利二区 | 5278欧美一区 | 五月天婷婷在线视频 | 日本乱妇 | 亚洲一区二区三区免费观看 | 91网站在线播放 | 456影院第一 | 国产精品美女在线观看 | 亚洲免费不卡 | 手机在线观看一级午夜片 |

    電子發燒友

    中國電子工程師最喜歡的網站

    • 2931785位工程師會員交流學習
    • 獲取您個性化的科技前沿技術信息
    • 參加活動獲取豐厚的禮品