完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>
?? ACT112器件包含兩個獨立的J-K負邊沿觸發觸發器。無論其他輸入的電平如何,預置(PRE)\或清除(CLR)\輸入的低電平都會設置或復位輸出。當PRE \和CLR \無效(高電平)時,滿足建立時間要求的J和K輸入數據將傳輸到時鐘脈沖(CLK)的下降沿輸出。時鐘觸發發生在電壓電平,并且與時鐘脈沖的下降時間沒有直接關系。在保持時間間隔之后,可以改變J和K輸入處的數據而不影響輸出的電平。這些多功能觸發器可以通過將J和K連接到高電平來執行撥動觸發器。
< /p>
? |
---|
Technology Family |
VCC (Min) (V) |
VCC (Max) (V) |
Bits (#) |
F @ Nom Voltage (Max) (Mhz) |
ICC @ Nom Voltage (Max) (mA) |
tpd @ Nom Voltage (Max) (ns) |
Input Type |
IOL (Max) (mA) |
Output Type |
Rating |
Operating Temperature Range (C) |
Package Group |
Package Size: mm2:W x L (PKG) |
? |
CD54ACT112 | CD74ACT112 |
---|---|
ACT ? ? | ACT ? ? |
4.5 ? ? | 4.5 ? ? |
5.5 ? ? | 5.5 ? ? |
2 ? ? | 2 ? ? |
90 ? ? | 90 ? ? |
0.04 ? ? | 0.04 ? ? |
11.1 ? ? | 11.1 ? ? |
TTL ? ? | TTL ? ? |
-24 ? ? | 24 ? ? |
CMOS ? ? | CMOS ? ? |
Military ? ? | Catalog ? ? |
-55 to 125 ? ? | -55 to 125 ? ? |
CDIP ? ? | SOIC ? ? |
See datasheet (CDIP) ? ? | 16SOIC: 59 mm2: 6 x 9.9(SOIC) ? ? |
無樣片 |