在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

先進封裝概念火熱,SiP與Chiplet成“左膀右臂”

Felix分析 ? 來源:電子發燒友網 ? 作者:吳子鵬 ? 2022-08-05 08:19 ? 次閱讀
電子發燒友網報道(文/吳子鵬)后摩爾定律時代,如何在不依賴價格昂貴的先進制程的情況下顯著提升芯片的性能,成為行業共同關注的話題。此時,封裝在整個產業中的戰略地位凸顯出來,從傳統的倒裝和晶圓級封裝,逐漸擴充到了扇出型封裝、3D封裝、SiP(系統級封裝)等方式,后面幾種都是先進封裝的代表性技術。

SiP封裝的全稱為System In a Package系統級封裝,將多種功能芯片,包括處理器、存儲器等功能芯片集成在一個封裝內,從而實現一個基本完整的功能。SiP和SoC雖然都是集成,但是兩者有著明顯的差別,后者是從芯片設計角度出發,是摩爾定律的延續,SiP則是從封裝角度出發,是超越摩爾定律的重要路徑。按照從屬關系,SoC是SiP的一部分。我們都知道,蘋果公司的Apple Watch和AirPods都是SiP封裝技術的受益者。

隨著SiP封裝的作用越來越被認可,目前布局的廠商維度也變得更加多元化,比如消費電子產業鏈中的代工廠和組裝廠,汽車產業鏈中的Tier 1級供應商,傳統的半導體封裝企業等等。那么廠商如何看待和布局SiP封裝技術?而SiP封裝和熱門技術Chiplet又有怎樣的關系?在由博聞創意主辦的第六屆中國系統級封裝大會-蘇州站上,相關專家對于SiP封裝技術的發展發表了自己的觀點。

SiP封裝技術的定位和效果

蘋果公司在初代Apple Watch便開始使用SiP封裝技術,并取得了積極的效果。據悉,在Apple Watch中,共包含了大概900多個電子元器件,通過SiP封裝技術,蘋果將CPU、記憶體、音頻、觸控、電源管理、WiFi、NFC等獨立的功能器件綜合在一起。在Apple Watch Series 6 中,蘋果通過 SiP 封裝技術集成了一顆蘋果 A13 應用處理器和一些其他功能的處理器。

那么,到底什么樣的應用應該采用SiP封裝技術?或者說SiP封裝技術可以應用的方向有哪些?紫光展銳(上海)科技有限公司封裝系統架構部部長陳思談到了SiP封裝技術的定位。

紫光展銳(上海)科技有限公司封裝系統架構部部長陳思

“SiP封裝技術最好的特點是靈活性,可以根據需求來設計產品。SiP封裝技術是集成電路其中的一個發展方向,它是通過先進封裝的技術達到性能、尺寸和功耗等方面的平衡。和SoC相比,SoC由于將數模元件都集成到一個die上,其集成度和電性能都會更高,但成本隨著工藝精進越來越高。且隨著單一die的尺寸變大,SoC的良率也是一個極大的挑戰。” 陳思表示,“而SoC面臨的兩大挑戰,恰恰是SiP封裝的優點。SiP封裝能夠將數模分開,可以在數字邏輯部分選擇使用先進制程,在模擬部分使用成熟制程,系統成本更低,上市周期更短。”

通過紫光展銳SiP封裝產品和普通模組產品的對比,陳思講到了一些SiP封裝的應用效果,其中SiP封裝的優勢為:

·更靈活的系統設計;
·更高的空間利用率;
·更簡潔的系統;
·更快的上市時間;
·更高的性能;
·更高的可靠性。

采用SiP封裝之后達到的效果為:

·產品多樣性;
·減小45%的模組面積;
·產品設計環節極大減少;
·提前4個月上市;
·RF性能提高;
·可靠性提高。

陳思指出,SiP封裝發展需要三大支撐,也就是業務開展的“鐵三角”,分別是多樣化的客戶、全面的技術和大量的人才。

先進封裝之hybrid bonding技術

剛剛已經提到目前全球很多公司都在布局SiP封裝技術,不過大家入局的角度不同,比如很有代表性的是,臺積電推出的是先進封裝解決方案,其中的代表技術為3DFabric技術,由前端和后端技術組成,包括TSMC-SoIC、CoWoS和InFO。

為什么在晶圓代工方面獨領風騷的臺積電還要入局先進封裝呢?這項技術到底有什么好處呢?我們能夠從國際半導體產業協會(SEMI)高級總監張文達的分享中找到部分答案。

國際半導體產業協會(SEMI)高級總監張文達

他表示,“封裝近幾年是一個異軍突起的狀態。從2D封裝逐步進化到3D封裝的過程中,引腳的密度越來越高,作為摩爾定律的延伸,先進封裝的關注點已經從摩爾定律時單位面積的晶體管數量轉變為現在的單位面積上的連接點數量。”

張文達指出,目前SEMI先進封裝方面比較關注hybrid bonding這樣技術,中文釋義為混合鍵合技術。很多從業者都知道英特爾也在密切關注這項技術的發展,2021年6月,英特爾院士、封裝研究與系統解決方案總監Johanna Swan在解讀英特爾封裝技術路線圖時專門提到,“從標準封裝到嵌入式橋接時,凸點間距從100微米變為55-36微米。到Foveros封裝時,英特爾將芯片堆疊在一起,實現橫向和縱向的互連,凸點間距大概是50微米。未來,英特爾將通過采用Hybrid Bonding技術,計劃實現小于10微米的凸點間距。”很明顯,這是和張文達上面的解讀是不謀而合的。

“Hybrid Bonding技術讓器件之間的數據交互不再需要通過內部的總線和外部的總線走很大一圈,可以實現‘樓上’與‘樓下’的快速通信,使得片內的帶寬得到巨量的提升;其次,Hybrid Bonding技術能夠支持芯片在很高的頻率下運行;還有一點是Hybrid Bonding技術讓芯片不再使用有機材料,散熱能力得到了大幅提升。” 張文達在此提到。

Chiplet需要全新的EDA工具

在先進封裝的概念下,有兩個分支概念的發展是格外受到重視的,一個是上述提到的SiP封裝,另一個則是Chiplet。目前,Chiplet的未來發展路線還在規劃中,但是作為先進封裝的一種延伸,Chiplet在部分從業者眼中,也被認為是一種SiP技術。當然,在技術高速筑基和發展階段,為其定調還為時過早。不過,目前Chiplet的一些技術優勢已經顯露出來。

芯和半導體科技(上海)有限公司聯合創始人、高級副總裁代文亮表示,Chiplet是模塊化SoC的興起,主要的優勢包括能夠使用更小的芯片獲得更高的良率,超越光罩的限制;在相關芯片的最佳節點上能夠混合和匹配小芯片;Chiplet具有可重用性和更低的成本,能夠達到更佳的性能。

芯和半導體科技(上海)有限公司聯合創始人、高級副總裁代文亮

基于以上的優勢和特點,他指出,Chiplet需要一個全新的EDA設計工具,這個EDA工具要能夠實現幾方面的功能。

首先是在架構方面,適用于Chiplet的EDA工具需要能夠實現系統級連接,可以做到堆棧管理,支持層次化設計。

其次是在物理實現方面,適用于Chiplet的EDA工具需要有協同設計環境,可以實現跨領域的工程變更,支持多芯片3D布局規劃和布線,擁有一個統一的數據庫。

第三是在分析方面,適用于Chiplet的EDA工具可以完成片上、封裝電磁分析,支持芯片封裝聯合仿真,可以進行多物理分析,能夠與布局布線工具無縫集成。

最后是在驗證方面,適用于Chiplet的EDA工具支持芯片工藝約束、封裝制造設計規則、芯片3D封裝約束和芯片數據通信協議等。

深圳市奇普樂芯片技術有限公司CEO許榮峰談到了Chiplet應用落地的可行性探索,他也是認可Chiplet技術其實就是一種SiP技術,是SiP技術的再發展。他認為,2.5D和3D封裝技術是Chiplet技術的集大成者,目前相關工藝已經成熟。相較于過往SiP技術更加強調載板,Chiplet技術的關鍵是中介層,針對不同的應用,方案設計只需要更新中介層即可。

深圳市奇普樂芯片技術有限公司CEO許榮峰

今年上半年,芯片制造商英特爾、臺積電、三星聯合日月光、AMDARM高通、谷歌、微軟、Meta(Facebook)等十家行業巨頭共同宣布,成立小芯片(Chiplet)聯盟,并推出一個全新的通用芯片互聯標準——Ucle。許榮峰也特別提到了這個聯盟,并認為未來的20年將會是Chiplet發展的“黃金二十年”。他指出,“Chiplet并不是先進制程的延續,很多功能單元會停留在最適合它的工藝節點上,Chiplet要做的就是根據相關協議標準將不同公司的芯片裸die封裝起來,形成一個新的多功能芯片,這是Chiplet給市場帶來的改變,給半導體行業帶來了一個新的設計芯片的方法論。”

“Chiplet將原來芯片產業從設計、制造、封裝到客戶這樣的產業鏈改變為從客戶的需求到封裝,再到制造這樣一個全新的產業鏈。在Ucle聯盟中有谷歌、微軟、Meta三家公司,他們是站在客戶的角度思考Chiplet應該如何被利用。當前我們看到的是Chiplet 1.0,只是SoC的一種延續,而Chiplet 2.0會利用小芯片從軟件到硬件去設計芯片,讓芯片更加接近市場,讓客戶定制他們所需要的芯片。” 許榮峰講到。

同時,他也強調,Chiplet需要全新的EDA設計工具。

寫在最后

目前正處于芯片產業的變革時代,超越摩爾的聲音越來越大,SiP技術和Chiplet會越來越受到重視,會不斷涌現出更新的技術來支持先進封裝的發展,并不斷形成全行業的標準體系,讓芯片產業進入一個新的階段。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • SiP
    SiP
    +關注

    關注

    5

    文章

    520

    瀏覽量

    105975
  • 封裝
    +關注

    關注

    128

    文章

    8363

    瀏覽量

    144457
  • chiplet
    +關注

    關注

    6

    文章

    448

    瀏覽量

    12812
收藏 人收藏

    評論

    相關推薦

    Chiplet先進封裝設計中EDA工具面臨的挑戰

    Chiplet先進封裝通常是互為補充的。Chiplet技術使得復雜芯片可以通過多個相對較小的模塊來實現,而先進
    的頭像 發表于 04-21 15:13 ?240次閱讀
    <b class='flag-5'>Chiplet</b>與<b class='flag-5'>先進</b><b class='flag-5'>封裝</b>設計中EDA工具面臨的挑戰

    淺談Chiplet先進封裝

    隨著半導體行業的技術進步,尤其是摩爾定律的放緩,芯片設計和制造商們逐漸轉向了更為靈活的解決方案,其中“Chiplet”和“先進封裝”成為了熱門的概念
    的頭像 發表于 04-14 11:35 ?266次閱讀
    淺談<b class='flag-5'>Chiplet</b>與<b class='flag-5'>先進</b><b class='flag-5'>封裝</b>

    SIP封裝技術:引領電子封裝新革命!

    在電子技術的快速發展中,封裝技術作為連接芯片與外界的橋梁,其重要性日益凸顯。SIP封裝(System In a Package,系統級封裝)作為一種將多種功能芯片集成在一個
    的頭像 發表于 01-15 13:20 ?1176次閱讀
    <b class='flag-5'>SIP</b><b class='flag-5'>封裝</b>技術:引領電子<b class='flag-5'>封裝</b>新革命!

    先進封裝技術-19 HBM與3D封裝仿真

    混合鍵合技術(下) 先進封裝技術(Semiconductor Advanced Packaging) - 3 Chiplet 異構集成(上) 先進
    的頭像 發表于 01-08 11:17 ?1124次閱讀
    <b class='flag-5'>先進</b><b class='flag-5'>封裝</b>技術-19 HBM與3D<b class='flag-5'>封裝</b>仿真

    解鎖Chiplet潛力:封裝技術是關鍵

    如今,算力極限挑戰正推動著芯片設計的技術邊界。Chiplet的誕生不僅僅是技術的迭代,更是對未來芯片架構的革命性改變。然而,要真正解鎖Chiplet技術的無限潛力, 先進封裝技術 成為
    的頭像 發表于 01-05 10:18 ?768次閱讀
    解鎖<b class='flag-5'>Chiplet</b>潛力:<b class='flag-5'>封裝</b>技術是關鍵

    先進封裝技術-17硅橋技術(下)

    混合鍵合技術(下) 先進封裝技術(Semiconductor Advanced Packaging) - 3 Chiplet 異構集成(上) 先進
    的頭像 發表于 12-24 10:59 ?1338次閱讀
    <b class='flag-5'>先進</b><b class='flag-5'>封裝</b>技術-17硅橋技術(下)

    先進封裝技術-16硅橋技術(上)

    混合鍵合技術(下) 先進封裝技術(Semiconductor Advanced Packaging) - 3 Chiplet 異構集成(上) 先進
    的頭像 發表于 12-24 10:57 ?1170次閱讀
    <b class='flag-5'>先進</b><b class='flag-5'>封裝</b>技術-16硅橋技術(上)

    Chiplet先進封裝中的重要性

    Chiplet標志著半導體創新的新時代,封裝是這個設計事業的內在組成部分。然而,雖然Chiplet封裝技術攜手合作,重新定義了芯片集成的可能性,但這種技術合作并不是那么簡單和直接。
    的頭像 發表于 12-10 11:04 ?587次閱讀
    <b class='flag-5'>Chiplet</b>在<b class='flag-5'>先進</b><b class='flag-5'>封裝</b>中的重要性

    先進封裝技術-7扇出型板級封裝(FOPLP)

    混合鍵合技術(下) 先進封裝技術(Semiconductor Advanced Packaging) - 3 Chiplet 異構集成(上) 先進
    的頭像 發表于 12-06 11:43 ?2273次閱讀
    <b class='flag-5'>先進</b><b class='flag-5'>封裝</b>技術-7扇出型板級<b class='flag-5'>封裝</b>(FOPLP)

    先進封裝技術- 6扇出型晶圓級封裝(FOWLP)

    混合鍵合技術(下) 先進封裝技術(Semiconductor Advanced Packaging) - 3 Chiplet 異構集成(上) 先進
    的頭像 發表于 12-06 11:37 ?2003次閱讀
    <b class='flag-5'>先進</b><b class='flag-5'>封裝</b>技術- 6扇出型晶圓級<b class='flag-5'>封裝</b>(FOWLP)

    芯和半導體將參加2024集電路特色工藝與先進封裝測試產業技術論壇

    芯和半導體將于本周五(11月29日)參加在四川成都舉辦的“2024集電路特色工藝與先進封裝測試產業技術論壇暨四川省集成電路博士后學術交流活動”。作為國內Chiplet
    的頭像 發表于 11-27 16:46 ?922次閱讀

    系統級封裝(SiP)技術介紹

    Si3P框架簡介 系統級封裝(SiP)代表電子封裝技術的重大進步,將多個有源和無源元件組合在單個封裝中。本文通過Si3P框架探討SiP的基本
    的頭像 發表于 11-26 11:21 ?1491次閱讀
    系統級<b class='flag-5'>封裝</b>(<b class='flag-5'>SiP</b>)技術介紹

    先進封裝的重要設備有哪些

    科技在不斷突破與創新,半導體技術在快速發展,芯片封裝技術也從傳統封裝發展到先進封裝,以更好地滿足市場的需求。先進
    的頭像 發表于 10-28 15:29 ?823次閱讀
    <b class='flag-5'>先進</b><b class='flag-5'>封裝</b>的重要設備有哪些

    AI應用致復雜SoC需求暴漲,2.5D/Chiplet先進封裝技術的機遇和挑戰

    電子發燒友網報道(文/吳子鵬)先進封裝包括倒裝焊、2.5D封裝、3D封裝、晶圓級封裝Chiplet
    的頭像 發表于 07-16 01:20 ?3576次閱讀
    AI應用致復雜SoC需求暴漲,2.5D/<b class='flag-5'>Chiplet</b>等<b class='flag-5'>先進</b><b class='flag-5'>封裝</b>技術的機遇和挑戰
    主站蜘蛛池模板: 黄网站在线观看视频 | 天堂在线观看免费视频 | 久久精品亚洲热综合一本奇米 | 五月月色开心婷婷久久合 | 噜噜噜色网 | 一个色中文字幕 | 久久夜色精品国产噜噜 | 日韩孕交 | 高清视频在线播放 | 天堂网在线资源www最新版 | 天天插天天操天天射 | 亚洲欧洲一区二区三区在线 | 色婷婷丁香 | 久操伊人网| 澳门色视频 | 99久久网站 | 国产99久久九九精品免费 | 国产热re99久久6国产精品 | 免费看啪 | 欧美一级视频在线观看 | 天天操天天摸天天爽 | 三级黄色录像 | 欧美一级特黄乱妇高清视频 | 一级午夜免费视频 | 久久成人亚洲 | 综合第一页 | 77788色淫视频免费观看 | 日本噜噜影院 | 97大香伊在人人线色 | 在线视频观看你懂的 | 国产又粗又大又爽又免费 | 日本在线网站 | 色极影院 | 久久精品人人做人人看 | 亚洲热热久久九九精品 | 性xxxx奶大欧美高清 | 啪啪免费网站视频观看 | wwwxxx亚洲| 青草99| 国产精品资源在线观看网站 | 老司机亚洲精品影院在线观看 |