在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

DDR5 時代來臨,新挑戰(zhàn)不可忽視

深圳(耀創(chuàng))電子科技有限公司 ? 2023-10-28 08:13 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

人工智能AI)、機器學(xué)習(xí)(ML)和數(shù)據(jù)挖掘的狂潮中,我們對數(shù)據(jù)處理的渴求呈現(xiàn)出前所未有的指數(shù)級增長。面對這種前景,內(nèi)存帶寬成了數(shù)字時代的關(guān)鍵“動脈”。其中,以雙倍數(shù)據(jù)傳輸速率和更高的帶寬而聞名的 DDR(Double Data Rate)技術(shù)作為動態(tài)隨機存取存儲器(DRAM)的重要演進,極大地推動了計算機性能的提升。從 2000年第一代 DDR 技術(shù)誕生,到 2020年 DDR5,每一代 DDR 技術(shù)在帶寬、性能和功耗等各個方面都實現(xiàn)了顯著的進步。

如今,無論是 PC、筆電還是人工智能,各行業(yè)正在加速向DDR5新紀元邁進。今年,生成式 AI 市場蓬勃發(fā)展,用于大型模型應(yīng)用的 AI 服務(wù)器大力推動了對 DDR5 的需求。隨著內(nèi)存市場需求的回暖,內(nèi)存芯片供應(yīng)商們已著手在今年第 4 季度全面拉高 DDR5 產(chǎn)能,逐步取代現(xiàn)今的DDR4。

DDR5 的新時代已經(jīng)來臨,然而,一些挑戰(zhàn)也阻礙了產(chǎn)業(yè)的進一步發(fā)展。

DDR5時代

超高速性能背后的設(shè)計挑戰(zhàn)

2020年 7 月,DDR5 內(nèi)存技術(shù)標準正式發(fā)布,標志著內(nèi)存技術(shù)開啟了新的篇章。DDR5 以更高的帶寬和性能吸引了廣泛的關(guān)注。與之前的 DDR4 相比,DDR5 的最大優(yōu)勢在于它顯著降低了功耗,同時將帶寬提升了一倍。具體來看,DDR5 當(dāng)前發(fā)布協(xié)議的最高速率已達 6.4Gbps,其時鐘頻率也從 1.6GHz 增加到了 3.2GHz。

當(dāng)我們深入探究 DDR5 的更多細節(jié)時,我們也發(fā)現(xiàn)這一新技術(shù)帶來了一些額外的技術(shù)挑戰(zhàn)。例如,DDR5 的電源電壓相較于 DDR4 的 1.2V 降低了 0.1V,達到了 1.1V,雖然較低的電源電壓降低了功耗并延長了電池壽命,但同時也帶來了一些技術(shù)挑戰(zhàn),比如更容易受到噪聲的干擾,這使得信號完整性變得更具挑戰(zhàn)性,因為信號開關(guān)時電壓之間的噪聲余量更少,并可能會因此影響到設(shè)計。

DDR5 的另一個重大變化是,與 DDR4 的電源管理芯片(PMIC)集成在主板上的方式不同,DDR5 將電源管理 IC(PMIC)從主板上轉(zhuǎn)移到了雙列直插式內(nèi)存模塊(DIMM)上。這使得電源管理、電壓調(diào)節(jié)和上電順序在物理上更接近模塊上的存儲器件,這也有助于確保電源完整性(PI),并增強對 PMIC 運行方式的控制。

此外,在數(shù)據(jù)位總數(shù)保持不變的情況下,DIMM 的通道數(shù)從 1 個通道增加到 2 個通道也是一個重要的進步,通過將數(shù)據(jù)分成兩個較窄的通道傳輸,可以更有效地生成和分配時鐘信號,從而來改善信號完整性。

顯然,DDR5 標準的開發(fā)也考慮到了信號完整性問題,將PMIC轉(zhuǎn)移到模塊中也會發(fā)揮相應(yīng)的優(yōu)勢。然而,設(shè)計人員仍然需要考慮兼顧電源影響的信號完整性的整體效應(yīng)。如上文所述,DDR5 具有高達 6.4Gbps 的數(shù)據(jù)速率和 3.2GHz 系統(tǒng)時鐘頻率,電源噪聲在這種高速操作中可能會引發(fā)更明顯的問題,對系統(tǒng)性能和穩(wěn)定性造成影響。如果分別進行電源完整性和信號完整性分析,就可能會遺漏電源噪聲引起的問題。

因此,要想充分發(fā)揮 DDR5的性能,必須在系統(tǒng)的所有關(guān)鍵點包括芯片、封裝和 PCB進行兼顧電源影響的信號完整性分析。但是,進行這種層面的分析是一項復(fù)雜的任務(wù),它對底層計算平臺如用于仿真分析的硬件、軟件工具都有很高的要求,也會使得總體的設(shè)計時間變得更長,增加了設(shè)計的難度和復(fù)雜性。

充分釋放 DDR5的潛力

Cadence的妙計

早在 2005 年,"兼顧電源影響"這一概念首次亮相,它是一種能夠同時分析信號與電源噪聲的先進信號完整性仿真方法(圖 1)。兼顧電源影響的信號完整性解決方案必須考慮反射、串?dāng)_、時序和其他效應(yīng),并配備相應(yīng)的仿真和規(guī)則檢查技術(shù)。值得注意的是,要想有效地實施兼顧電源影響的信號完整性仿真,需要在規(guī)則檢查和布線后的分析階段進行,因為平面和信號的相互作用/耦合發(fā)生在布線完成之后。

因此,一個完整的兼顧電源影響的解決方案往往需要提供:

一套針對信號衰減和電源對信號的影響的快速檢查方案

能夠模擬大型電路的時域仿真器(多個信號網(wǎng)絡(luò)和電源網(wǎng)絡(luò)的結(jié)果)

電源網(wǎng)絡(luò)和信號網(wǎng)絡(luò)的建模

高級輸入/輸出(I/O)緩沖器建模

cfa42e0e-7526-11ee-9788-92fbcf53809c.jpg

圖 1:兼顧電源影響的信號完整性仿真結(jié)果

盡管市場上的許多工具都支持基本的兼顧電源影響的 I/O 建模標準,不過,隨著內(nèi)存接口技術(shù)的不斷發(fā)展,市場對信號完整性工具的要求也日益嚴格,能實現(xiàn)在芯片、封裝和 PCB 上的耦合信號、電源和接地信號的準確提取的工具卻是鳳毛麟角。

在這方面,作為電子設(shè)計自動化(EDA)仿真領(lǐng)域的領(lǐng)軍企業(yè),Cadence 推出的 Sigrity X 技術(shù)則是針對 DDR4 和 DDR5 提供了真正的兼顧電源影響的信號完整性分析。

Sigrity X 技術(shù)不僅實現(xiàn)了芯片、封裝和 PCB 上的耦合信號、電源和接地信號的精確提取,還能同時針對反射、損耗、串?dāng)_和同步開關(guān)輸出(SSO)效應(yīng)進行高效仿真。采用 Sigrity 技術(shù)的設(shè)計人員能迅速將晶體管級模型轉(zhuǎn)換為考慮電源影響的行為級 IBIS 模型,從而在幾個小時之內(nèi)就能提供精準、高效且全面考慮電源影響的仿真,大大縮短了原本需要數(shù)天的設(shè)計周期。(圖 2)

cfb109b2-7526-11ee-9788-92fbcf53809c.jpg

圖 2:用于 PCB 和 IC 封裝的 Cadence 信號完整性

和電源完整性工具

Sigrity X 技術(shù)簡化了工作流程,提供設(shè)計同步快速仿真和用于最終驗證的簽核級準確度。信號、功率和熱問題可以在每個設(shè)計階段予以解決,從而降低了設(shè)計和分析團隊間的迭代次數(shù)。設(shè)計人員可以在設(shè)計畫布內(nèi)運行簽核級引擎來進行高精度的仿真,從而提供高質(zhì)量的設(shè)計,供分析團隊進行驗證。之后,分析團隊利用 Sigrity 大規(guī)模并行仿真引擎進行全系統(tǒng)仿真,確保整個“芯片-封裝-PCB-外殼”符合設(shè)計規(guī)范,并為簽核做好準備。

這些優(yōu)勢使得 Sigrity X 成為 DDR5 內(nèi)存和 112G 接口的最佳解決方案。其黃金標準的互連建模,結(jié)合了串行器/解串器(SerDes)分析和支持 IBIS 算法建模接口(AMI)的時域仿真(電路和通道仿真),賦予 Cadence 獨一無二的優(yōu)勢,從而能提取和接口合規(guī)性簽核提供完整的解決方案。

進一步的,Sigrity XtractIM 和 Clarity 3D Solver 技術(shù)可以配合使用,這讓工程師們能夠針對各種類型的封裝創(chuàng)建出包含耦合信號、電源和接地互連模型的完整封裝模型,有效彌補了封裝設(shè)計和封裝表征之間的差距。

此外,Sigrity SystemSI 技術(shù)支持快速連接兼顧電源影響的 IBIS 模型和兼顧電源影響的互連模型,設(shè)計人員通過這一技術(shù),可以迅速確定出最壞的情況,與 JEDEC 標準進行比對,確保 DDR4/DDR5 接口(包括比特誤碼率要求)符合所有相關(guān)規(guī)范。

圖 3 是 Cadence 兼顧電源影響的檢查和仿真流程,這與傳統(tǒng)的約束驅(qū)動的設(shè)計流程(圖 4)形成了鮮明對比。傳統(tǒng)的約束驅(qū)動的設(shè)計流程主要包含四個部分:預(yù)布局布線、約束形成、規(guī)則檢查和布線后驗證。

cfbe7eda-7526-11ee-9788-92fbcf53809c.jpg

圖 3:Cadence 兼顧電源影響的約束驅(qū)動的流程

VS

cfd12102-7526-11ee-9788-92fbcf53809c.jpg

圖 4:傳統(tǒng)的約束驅(qū)動的設(shè)計流程示例

當(dāng)前的眾多現(xiàn)行仿真技術(shù)中,信號分析和電源分布網(wǎng)絡(luò)(PDN)之間常常存在脫節(jié),也會存在一些其他缺點。通常情況下,根據(jù)SPICE 模型的復(fù)雜性不同,有時會使用時域仿真來生成準確的電阻/電感/電容(RLC)模型,而有時則會假設(shè)一個理想的接地平面。由此得出的時域模型是基于仿真提取的簡單頻率響應(yīng),雖然較為便捷,但是在準確性方面略有不足,而對于更高的頻率,工程師會使用通過混合求解器創(chuàng)建的 S 參數(shù)。

其實還有一種高效的方法是利用有限差分時域(FDTD)方法與混合求解器相結(jié)合,從而將覆蓋范圍擴大到信號、電源和接地線。

這一方法的成功實踐案例是 Cadence 的Sigrity SPEED2000 引擎工具,它集成和整合了若干個求解器的輸出,以此解決電路布線以及傳輸線和電磁場問題,能更好地展示數(shù)據(jù)和電源/接地平面之間在不同時間的相互作用。并使用 FDTD 方法來分析 IC 封裝和 PCB 的布局。為電路設(shè)計的進一步優(yōu)化提供了重要的參考依據(jù)。

當(dāng)進入到最終的簽核階段,工程師通常傾向于使用 3D 全波建模方法以獲得更高的準確度。但這會消耗更多的計算資源并且增加仿真的時間。為了緩解這個問題,可以采用分割和并行化技術(shù)。在這方面,通過使用Clarity 3D Solver進行基于有限元分析(FEM)分析,然后再結(jié)合 Sigrity XtractIM 技術(shù),最終,各個分析結(jié)果被重新組合,形成一個基于頻率響應(yīng)的 S 參數(shù)模型,從而實現(xiàn)對整個系統(tǒng)或設(shè)計的深入和精確分析。

總結(jié)

科技的每一次飛躍,在帶來技術(shù)提升的同時,也不可避免地為設(shè)計者埋下了新的挑戰(zhàn)。在邁向 DDR5 內(nèi)存的新時代和新挑戰(zhàn)的路上,有了 Cadence Sigrity X 這把銳利的“利刃”于手,工程師們可以坦然應(yīng)對信號完整性的各種復(fù)雜問題,確保產(chǎn)品不僅與規(guī)格相符,更在性能上大放異彩,為未來創(chuàng)新之路再添一磚。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 內(nèi)存
    +關(guān)注

    關(guān)注

    8

    文章

    3118

    瀏覽量

    75204
  • AI
    AI
    +關(guān)注

    關(guān)注

    88

    文章

    34990

    瀏覽量

    278651
  • 人工智能
    +關(guān)注

    關(guān)注

    1806

    文章

    48980

    瀏覽量

    248846
  • DDR5
    +關(guān)注

    關(guān)注

    1

    文章

    444

    瀏覽量

    24858
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    漲價!部分DDR4與DDR5價差已達一倍!

    電子發(fā)燒友網(wǎng)綜合報道,TrendForce報告顯示,6月初,DDR4和DDR5芯片在現(xiàn)貨市場上的價格已基本持平,有些DDR4芯片的價格甚至高于DDR5芯片,呈現(xiàn)“價格倒掛”現(xiàn)象。
    的頭像 發(fā)表于 06-27 00:27 ?2731次閱讀

    上海貝嶺推出全新DDR5 SPD芯片BL5118

    隨著計算密集型任務(wù)的日益增長,DDR4內(nèi)存的性能瓶頸已逐步顯現(xiàn)。DDR5的出現(xiàn)雖解燃眉之急,但真正推動內(nèi)存發(fā)揮極致性能的背后“功臣”——正是 DDR5 SPD(Serial Presence Detect)芯片。
    的頭像 發(fā)表于 06-11 10:07 ?639次閱讀
    上海貝嶺推出全新<b class='flag-5'>DDR5</b> SPD芯片BL5118

    AI PC內(nèi)存升級,這顆DDR5 PMIC一馬當(dāng)先

    PC處理器對DDR5的支持,DDR5內(nèi)存將更快滲透普及。相較于DDR4,所有電壓由主板供給,DDR5中內(nèi)存模組搭載PMIC,PMIC是實現(xiàn)高效供電的關(guān)鍵,能夠為先進的計算應(yīng)用提供突破
    的頭像 發(fā)表于 05-29 09:11 ?6954次閱讀
    AI PC內(nèi)存升級,這顆<b class='flag-5'>DDR5</b> PMIC一馬當(dāng)先

    DDR4漲價20%,DDR5上調(diào)5%!

    最新消息,三星電子本月初與主要客戶就提高DRAM芯片售價達成一致。DDR4 DRAM價格平均上漲兩位數(shù)百分比;DDR5價格上漲個位數(shù)百分比。據(jù)稱 DDR4 上調(diào) 20%,DDR5 上調(diào)
    的頭像 發(fā)表于 05-13 01:09 ?5571次閱讀

    DDR5測試技術(shù)更新漫談

    ,DDRSDRAM均作為CPU進行數(shù)據(jù)處理和運算的緩存發(fā)揮著不可或缺的作用。過去二十多年間,存儲技術(shù)經(jīng)歷了從SDRAM向DDRRAM的重大演進,直至今日的DDR5。
    的頭像 發(fā)表于 04-21 11:24 ?896次閱讀
    <b class='flag-5'>DDR5</b>測試技術(shù)更新漫談

    大型文件秒開、多開任務(wù)流暢——DDR5的優(yōu)勢遠不止頻率

    如果把CPU比作廚師,內(nèi)存就是廚房的操作臺,DDR5內(nèi)存相當(dāng)于給廚師換了一個更大、更快、更整潔的操作臺,做起菜來自然效率提升。隨著DDR5內(nèi)存價格逐步下降,這項具備更高帶寬和超大容量的新技術(shù),正在
    的頭像 發(fā)表于 04-18 10:34 ?71次閱讀
    大型文件秒開、多開任務(wù)流暢——<b class='flag-5'>DDR5</b>的優(yōu)勢遠不止頻率

    DDR3、DDR4、DDR5的性能對比

    DDR3、DDR4、DDR5是計算機內(nèi)存類型的不同階段,分別代表第三代、第四代和第五代雙倍數(shù)據(jù)速率同步動態(tài)隨機存取存儲器(SDRAM)。以下是它們之間的性能對比: 一、速度與帶寬 DDR
    的頭像 發(fā)表于 11-29 15:08 ?1w次閱讀

    DDR5內(nèi)存與DDR4內(nèi)存性能差異

    DDR5內(nèi)存與DDR4內(nèi)存性能差異 隨著技術(shù)的發(fā)展,內(nèi)存技術(shù)也在不斷進步。DDR5內(nèi)存作為新一代的內(nèi)存技術(shù),相較于DDR4內(nèi)存,在性能上有著顯著的提升。 1. 數(shù)據(jù)傳輸速率
    的頭像 發(fā)表于 11-29 14:58 ?2223次閱讀

    DDR5內(nèi)存的工作原理詳解 DDR5DDR4的主要區(qū)別

    DDR5內(nèi)存的工作原理詳解 1. DDR5內(nèi)存簡介 DDR5(Double Data Rate 5)是第五代雙倍數(shù)據(jù)速率同步動態(tài)隨機存取存儲器(SDRAM)。它是
    的頭像 發(fā)表于 11-22 15:38 ?4587次閱讀

    揭秘DDR5的讀寫分離技術(shù)奧秘

    在系統(tǒng)級仿真中,與DDR4-3200 相比,更高數(shù)據(jù)速率下的 DDR5 的有效帶寬幾乎是其兩倍。這種改進是通過提高數(shù)據(jù)速率和增強架構(gòu)來實現(xiàn)的。DDR5 包含從 3200 MT/s 到 8800 MT
    的頭像 發(fā)表于 11-14 11:12 ?1648次閱讀
    揭秘<b class='flag-5'>DDR5</b>的讀寫分離技術(shù)奧秘

    DDR5內(nèi)存面臨漲價潮,存儲巨頭轉(zhuǎn)向HBM生產(chǎn)

    近日,存儲芯片市場傳來重大消息,SK海力士正式通知市場,其DDR5內(nèi)存產(chǎn)品將漲價15%至20%,這一舉動無疑給市場投下了一枚震撼彈。此次漲價的根源在于,SK海力士、美光、三星等存儲芯片巨頭紛紛調(diào)整
    的頭像 發(fā)表于 08-15 10:19 ?1374次閱讀

    SK海力士DDR5芯片價格或?qū)⒋蠓蠞q

    近日,據(jù)外媒報道,SK海力士已宣布將其DDR5 DRAM芯片價格上調(diào)15%至20%,這一舉動在業(yè)界引起了廣泛關(guān)注。供應(yīng)鏈內(nèi)部人士透露,此次漲價的主要原因在于HBM3/3E產(chǎn)能的大幅擴張,對DDR5的生產(chǎn)資源造成了明顯擠占。
    的頭像 發(fā)表于 08-14 15:40 ?1111次閱讀

    Introspect DDR5/LPDDR5總線協(xié)議分析儀

    DDR5 RDIMM及支持下一代MR-DIMM單體測試驗證系統(tǒng) (DDR5 MR-DIMM Module Test System), 支持的速率可高達17.4Gbps. DDR5內(nèi)存測試系統(tǒng)
    發(fā)表于 08-06 12:03

    DDR5 MRDIMM內(nèi)存標準將發(fā),存儲廠商方案先行

    電子發(fā)燒友網(wǎng)報道(文/黃晶晶)最近,JEDEC固態(tài)技術(shù)協(xié)會宣布DDR5 MRDIMM 和 LPDDR6 CAMM技術(shù)標準即將推出。在標準正式發(fā)布之前,SK海力士、三星、美光等廠商已經(jīng)著手DDR5
    的頭像 發(fā)表于 07-31 18:26 ?6120次閱讀
    <b class='flag-5'>DDR5</b> MRDIMM內(nèi)存標準將發(fā),存儲廠商方案先行

    DDR5內(nèi)存條上的時鐘走線

    DDR5標準JESD79-5文件中沒有明確的控制阻抗建議,DDR4時代基本內(nèi)存條上時鐘阻抗還是跟著芯片、主板走的70-80歐姆。線寬相對而言比較細。不知道你開始使用
    的頭像 發(fā)表于 07-16 17:47 ?4122次閱讀
    <b class='flag-5'>DDR5</b>內(nèi)存條上的時鐘走線
    主站蜘蛛池模板: 美女流白浆网站 | 欧美奇米 | 伊人久久大香线蕉观看 | 久久黄色精品视频 | 岛国最新资源网站 | 婷婷色在线观看 | 视色4se在线视频播放 | 日韩一级一片 | aika中文字幕永久在线 | 免费看美女禁处爆涌视频 | 婷婷色在线播放 | 久久夜夜操 | 99精品国产第一福利网站 | 大学生一级特黄的免费大片视频 | 欧美大香a蕉免费 | 女a男0攻巨肉高h | 欧美色图28p| 亚洲精品成人a在线观看 | 国内精品久久久久久久久蜜桃 | 久久综合九九亚洲一区 | 日本视频色 | 丁香六月婷婷七月激情 | 国产农村三片免费网站 | 日本黄色小视频在线观看 | 亚洲色图欧美色 | 毛片在线播 | 久久免费视频2 | 一本到在线观看视频不卡 | 国产精品第一页在线观看 | 精彩视频一区二区三区 | 在线看免费视频 | 日本黄色免费片 | xxx色xxx性| 福利视频一区二区微拍堂 | 天天躁夜夜躁狠狠躁2018a | 六月丁香激情 | 日本不卡视频在线观看 | 色综合天天综合网国产成人 | 天天骑夜夜操 | 婷婷99视频精品全部在线观看 | 丝袜紧身裙国产在线播放 |