概述
MAX9374和MAX9374A是為電訊應(yīng)用而設(shè)計(jì)的2.0GHz差分LVPECL到LVDS電平轉(zhuǎn)換器,具有250ps的傳輸延遲。差分輸出信號(hào)符合ANSI TIA/EIA-644 LVDS標(biāo)準(zhǔn)。輸入端由內(nèi)部電阻提供偏置,以便在輸入開路時(shí),輸出為差分低電平。提供片上VBB參考輸出,便于單端工作模式。
MAX9374設(shè)計(jì)工作于2.375V至2.625V電源,以適用于低電壓2.5V系統(tǒng)。MAX9374A設(shè)計(jì)工作于3.0V至3.6V,以適用于3.3V標(biāo)稱電源的系統(tǒng)。兩種器件都提供工業(yè)標(biāo)準(zhǔn)8針SOT23和SO封裝。
數(shù)據(jù)表:*附件:MAX9374 MAX9374A差分LVPECL至LVDS變換器技術(shù)手冊.pdf
應(yīng)用
- 局端時(shí)鐘分配
- DSLAM/DLC
- 低抖動(dòng)數(shù)據(jù)中繼器
- 大容量存儲(chǔ)
- 精密時(shí)鐘緩沖器
- 無線基站
特性
- 保證2.0GHz工作頻率
- 250ps (典型)傳輸延遲
- 1.0ps
RMS抖動(dòng)(典型) - 2.375V至2.625V低電源電壓范圍(MAX9374)
- 為單端輸入提供片上V
BB參考輸出 - 輸入開路時(shí),輸出為低
- 符合ANSI TIA/EIA-644 LVDS標(biāo)準(zhǔn)
- ESD保護(hù)>2.0kV (人體模型)
- 提供小型8引腳SOT23封裝
應(yīng)用電路
典型操作特性
引腳配置描述
詳細(xì)說明
MAX9374/MAX9374A是2.0GHz的差分LVPECL轉(zhuǎn)LVDS轉(zhuǎn)換器。輸出為差分LVDS,符合ANSI TIA/EIA - 644標(biāo)準(zhǔn)。輸入通過內(nèi)部偏置電阻連接到LVDS標(biāo)準(zhǔn),當(dāng)輸入開路時(shí),片上VBB基準(zhǔn)電壓使輸出為差分低電平。該器件支持單端輸入操作,MAX9374在2.375V至2.625V的系統(tǒng)中工作,標(biāo)稱值為2.5V。MAX9374A設(shè)計(jì)用于在3.0V至3.6V的系統(tǒng)中工作,標(biāo)稱值為3.3V。
差分LVPECL輸入
MAX9374/MAX9374A接受差分LVPECL輸入,并可通過VBB電壓基準(zhǔn)配置為接受單端輸入。施加到輸入的差分信號(hào)的最大幅度為3.0V或Vcc(取較小值)。此限制也適用于參考電壓輸入與任何輸入之間的差值。差分輸入電壓的高電平和低電平(VHD和VLD)以及差分輸入電壓(VIH - VIL)可同時(shí)應(yīng)用。
單端輸入和VBB
差分輸入可配置為接受單端輸入,通過將VBB連接到D輸入并將單端輸入信號(hào)施加到D輸入來產(chǎn)生非反相單端輸入。類似地,將VBB連接到D輸入并將輸入信號(hào)施加到D輸入可產(chǎn)生反相單端輸入。使用VBB時(shí),單端配置的輸入可以由地和Vcc驅(qū)動(dòng)。注意,單端輸入必須至少為LVBB ±95mV,或單端輸入的擺幅至少為95mV,才能將輸出切換到直流電氣特性表中規(guī)定的VOH和VOL電平。
使用VBB參考電壓輸出時(shí),通過一個(gè)0.01μF陶瓷電容將VBB旁路到地。如果不使用VBB參考電壓,則將其懸空。VBB僅用于依賴它的輸入。
輸入偏置電阻
內(nèi)部偏置電阻確保在輸入(差分)未連接的情況下輸出為低電平。反相輸入(D)通過一個(gè)36.5kΩ下拉電阻偏置到Vcc,同相輸入(D)通過一個(gè)75kΩ上拉電阻偏置到地。
差分LVDS輸出
差分輸出符合ANSI TIA/EIA - 644 LVDS標(biāo)準(zhǔn)。通常,按照典型應(yīng)用電路所示,在Q和Q之間用100Ω電阻對輸出進(jìn)行端接。輸出具有短路保護(hù)功能。
應(yīng)用信息
電源去耦
用0.1μF和0.01μF的高頻表面貼裝陶瓷電容將Vcc旁路到地,盡可能將電容靠近器件安裝,0.01μF電容最靠近器件。使用多個(gè)并聯(lián)過孔,以最小化寄生電感。使用VBB參考電壓輸出時(shí),通過一個(gè)0.01μF陶瓷電容將VBB旁路到地(如果不使用VBB參考電壓,可將其懸空 )。
受控阻抗走線
輸入和輸出走線特性會(huì)影響MAX9374/MAX9374A的性能。將高頻輸入和輸出信號(hào)連接到50Ω特性阻抗走線。盡量減少過孔數(shù)量,以防止阻抗不連續(xù)。通過匹配電纜和連接器保持50Ω特性阻抗,以減少反射。通過匹配差分對內(nèi)走線的電氣長度來減少偏移。
輸出端接
按照典型應(yīng)用電路所示,在Q和Q之間用100Ω電阻對輸出進(jìn)行端接。兩個(gè)輸出都必須進(jìn)行端接。
-
電平轉(zhuǎn)換器
+關(guān)注
關(guān)注
1文章
211瀏覽量
19915 -
lvds
+關(guān)注
關(guān)注
2文章
1096瀏覽量
66998 -
LVPECL
+關(guān)注
關(guān)注
2文章
40瀏覽量
18219
發(fā)布評(píng)論請先 登錄
Agilent M9374A 現(xiàn)金回收
M9374A 回收 M9374A
MAX9376 LVDS/任意邏輯至LVPECL/LVDS、

MAX9374AEKA+T 邏輯器件 - 轉(zhuǎn)換器,電平移位器

SN65LVELT23 3.3雙通道差分LVPECL/LVDS緩沖器至LVTTL轉(zhuǎn)換器數(shù)據(jù)表

MAX9321差分LVPECL/LVECL/HSTL接收器/驅(qū)動(dòng)器技術(shù)手冊

MAX9152 800Mbps、LVDS/LVPECL至LVDS、2 x 2交叉點(diǎn)開關(guān)技術(shù)手冊

MAX9375單LVDS/任意邏輯至LVPECL轉(zhuǎn)換器技術(shù)手冊

MAX9377/MAX9378任意邏輯至LVPECL/LVDS轉(zhuǎn)換器,引腳可設(shè)置四分頻電路技術(shù)手冊

MAX9169/MAX9170 4端口LVDS和LVTTL至LVDS轉(zhuǎn)發(fā)器技術(shù)手冊

MAX9310 1:5時(shí)鐘驅(qū)動(dòng)器,可選的LVPECL輸入與LVDS輸出技術(shù)手冊

MAX9310A 1:5時(shí)鐘驅(qū)動(dòng)器,可選擇LVPECL輸入/單端輸入與LVDS輸出技術(shù)手冊

MAX9370/MAX9371/MAX9372 LVTTL/TTL至差分LVPECL/PECL轉(zhuǎn)換器技術(shù)手冊

評(píng)論